drv_gpio.c 19 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720721722723724
  1. /*
  2. * Copyright (c) 2006-2021, RT-Thread Development Team
  3. *
  4. * SPDX-License-Identifier: Apache-2.0
  5. *
  6. * Change Logs:
  7. * Date Author Notes
  8. * 2022-05-16 shelton first version
  9. * 2023-01-31 shelton add support f421/f425
  10. * 2023-04-08 shelton add support f423
  11. */
  12. #include "drv_common.h"
  13. #include "drv_gpio.h"
  14. #ifdef RT_USING_PIN
  15. #define PIN_NUM(port, no) (((((port) & 0xFu) << 4) | ((no) & 0xFu)))
  16. #define PIN_PORT(pin) ((uint8_t)(((pin) >> 4) & 0xFu))
  17. #define PIN_NO(pin) ((uint8_t)((pin) & 0xFu))
  18. #if defined (SOC_SERIES_AT32F435) || defined (SOC_SERIES_AT32F437) || \
  19. defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425) || \
  20. defined (SOC_SERIES_AT32F423)
  21. #define PIN_ATPORTSOURCE(pin) (scfg_port_source_type)((uint8_t)(((pin) & 0xF0u) >> 4))
  22. #define PIN_ATPINSOURCE(pin) (scfg_pins_source_type)((uint8_t)((pin) & 0xFu))
  23. #else
  24. #define PIN_ATPORTSOURCE(pin) (gpio_port_source_type)((uint8_t)(((pin) & 0xF0u) >> 4))
  25. #define PIN_ATPINSOURCE(pin) (gpio_pins_source_type)((uint8_t)((pin) & 0xFu))
  26. #endif
  27. #define PIN_ATPORT(pin) ((gpio_type *)(GPIOA_BASE + (0x400u * PIN_PORT(pin))))
  28. #define PIN_ATPIN(pin) ((uint16_t)(1u << PIN_NO(pin)))
  29. #if defined(GPIOZ)
  30. #define __AT32_PORT_MAX 12u
  31. #elif defined(GPIOK)
  32. #define __AT32_PORT_MAX 11u
  33. #elif defined(GPIOJ)
  34. #define __AT32_PORT_MAX 10u
  35. #elif defined(GPIOI)
  36. #define __AT32_PORT_MAX 9u
  37. #elif defined(GPIOH)
  38. #define __AT32_PORT_MAX 8u
  39. #elif defined(GPIOG)
  40. #define __AT32_PORT_MAX 7u
  41. #elif defined(GPIOF)
  42. #define __AT32_PORT_MAX 6u
  43. #elif defined(GPIOE)
  44. #define __AT32_PORT_MAX 5u
  45. #elif defined(GPIOD)
  46. #define __AT32_PORT_MAX 4u
  47. #elif defined(GPIOC)
  48. #define __AT32_PORT_MAX 3u
  49. #elif defined(GPIOB)
  50. #define __AT32_PORT_MAX 2u
  51. #elif defined(GPIOA)
  52. #define __AT32_PORT_MAX 1u
  53. #else
  54. #define __AT32_PORT_MAX 0u
  55. #error Unsupported AT32 GPIO peripheral.
  56. #endif
  57. #define PIN_ATPORT_MAX __AT32_PORT_MAX
  58. #if defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425)
  59. static const struct pin_irq_map pin_irq_map[] =
  60. {
  61. {GPIO_PINS_0, EXINT_LINE_0, EXINT1_0_IRQn},
  62. {GPIO_PINS_1, EXINT_LINE_1, EXINT1_0_IRQn},
  63. {GPIO_PINS_2, EXINT_LINE_2, EXINT3_2_IRQn},
  64. {GPIO_PINS_3, EXINT_LINE_3, EXINT3_2_IRQn},
  65. {GPIO_PINS_4, EXINT_LINE_4, EXINT15_4_IRQn},
  66. {GPIO_PINS_5, EXINT_LINE_5, EXINT15_4_IRQn},
  67. {GPIO_PINS_6, EXINT_LINE_6, EXINT15_4_IRQn},
  68. {GPIO_PINS_7, EXINT_LINE_7, EXINT15_4_IRQn},
  69. {GPIO_PINS_8, EXINT_LINE_8, EXINT15_4_IRQn},
  70. {GPIO_PINS_9, EXINT_LINE_9, EXINT15_4_IRQn},
  71. {GPIO_PINS_10, EXINT_LINE_10, EXINT15_4_IRQn},
  72. {GPIO_PINS_11, EXINT_LINE_11, EXINT15_4_IRQn},
  73. {GPIO_PINS_12, EXINT_LINE_12, EXINT15_4_IRQn},
  74. {GPIO_PINS_13, EXINT_LINE_13, EXINT15_4_IRQn},
  75. {GPIO_PINS_14, EXINT_LINE_14, EXINT15_4_IRQn},
  76. {GPIO_PINS_15, EXINT_LINE_15, EXINT15_4_IRQn},
  77. };
  78. #else
  79. static const struct pin_irq_map pin_irq_map[] =
  80. {
  81. {GPIO_PINS_0, EXINT_LINE_0, EXINT0_IRQn},
  82. {GPIO_PINS_1, EXINT_LINE_1, EXINT1_IRQn},
  83. {GPIO_PINS_2, EXINT_LINE_2, EXINT2_IRQn},
  84. {GPIO_PINS_3, EXINT_LINE_3, EXINT3_IRQn},
  85. {GPIO_PINS_4, EXINT_LINE_4, EXINT4_IRQn},
  86. {GPIO_PINS_5, EXINT_LINE_5, EXINT9_5_IRQn},
  87. {GPIO_PINS_6, EXINT_LINE_6, EXINT9_5_IRQn},
  88. {GPIO_PINS_7, EXINT_LINE_7, EXINT9_5_IRQn},
  89. {GPIO_PINS_8, EXINT_LINE_8, EXINT9_5_IRQn},
  90. {GPIO_PINS_9, EXINT_LINE_9, EXINT9_5_IRQn},
  91. {GPIO_PINS_10, EXINT_LINE_10, EXINT15_10_IRQn},
  92. {GPIO_PINS_11, EXINT_LINE_11, EXINT15_10_IRQn},
  93. {GPIO_PINS_12, EXINT_LINE_12, EXINT15_10_IRQn},
  94. {GPIO_PINS_13, EXINT_LINE_13, EXINT15_10_IRQn},
  95. {GPIO_PINS_14, EXINT_LINE_14, EXINT15_10_IRQn},
  96. {GPIO_PINS_15, EXINT_LINE_15, EXINT15_10_IRQn},
  97. };
  98. #endif
  99. static struct rt_pin_irq_hdr pin_irq_handler_tab[] =
  100. {
  101. {-1, 0, RT_NULL, RT_NULL},
  102. {-1, 0, RT_NULL, RT_NULL},
  103. {-1, 0, RT_NULL, RT_NULL},
  104. {-1, 0, RT_NULL, RT_NULL},
  105. {-1, 0, RT_NULL, RT_NULL},
  106. {-1, 0, RT_NULL, RT_NULL},
  107. {-1, 0, RT_NULL, RT_NULL},
  108. {-1, 0, RT_NULL, RT_NULL},
  109. {-1, 0, RT_NULL, RT_NULL},
  110. {-1, 0, RT_NULL, RT_NULL},
  111. {-1, 0, RT_NULL, RT_NULL},
  112. {-1, 0, RT_NULL, RT_NULL},
  113. {-1, 0, RT_NULL, RT_NULL},
  114. {-1, 0, RT_NULL, RT_NULL},
  115. {-1, 0, RT_NULL, RT_NULL},
  116. {-1, 0, RT_NULL, RT_NULL},
  117. };
  118. static uint32_t pin_irq_enable_mask = 0;
  119. #define ITEM_NUM(items) sizeof(items) / sizeof(items[0])
  120. static rt_base_t at32_pin_get(const char *name)
  121. {
  122. rt_base_t pin = 0;
  123. int hw_port_num, hw_pin_num = 0;
  124. int i, name_len;
  125. name_len = rt_strlen(name);
  126. if ((name_len < 4) || (name_len >= 6))
  127. {
  128. return -RT_EINVAL;
  129. }
  130. if ((name[0] != 'P') || (name[2] != '.'))
  131. {
  132. return -RT_EINVAL;
  133. }
  134. if ((name[1] >= 'A') && (name[1] <= 'Z'))
  135. {
  136. hw_port_num = (int)(name[1] - 'A');
  137. }
  138. else
  139. {
  140. return -RT_EINVAL;
  141. }
  142. for (i = 3; i < name_len; i++)
  143. {
  144. hw_pin_num *= 10;
  145. hw_pin_num += name[i] - '0';
  146. }
  147. pin = PIN_NUM(hw_port_num, hw_pin_num);
  148. return pin;
  149. }
  150. static void at32_pin_write(rt_device_t dev, rt_base_t pin, rt_uint8_t value)
  151. {
  152. gpio_type *gpio_port;
  153. uint16_t gpio_pin;
  154. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  155. {
  156. gpio_port = PIN_ATPORT(pin);
  157. gpio_pin = PIN_ATPIN(pin);
  158. }
  159. else
  160. {
  161. return;
  162. }
  163. gpio_bits_write(gpio_port, gpio_pin, (confirm_state)value);
  164. }
  165. static rt_int8_t at32_pin_read(rt_device_t dev, rt_base_t pin)
  166. {
  167. gpio_type *gpio_port;
  168. uint16_t gpio_pin;
  169. int value;
  170. value = PIN_LOW;
  171. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  172. {
  173. gpio_port = PIN_ATPORT(pin);
  174. gpio_pin = PIN_ATPIN(pin);
  175. value = gpio_input_data_bit_read(gpio_port, gpio_pin);
  176. }
  177. return value;
  178. }
  179. static void at32_pin_mode(rt_device_t dev, rt_base_t pin, rt_uint8_t mode)
  180. {
  181. gpio_init_type gpio_init_struct;
  182. gpio_type *gpio_port;
  183. uint16_t gpio_pin;
  184. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  185. {
  186. gpio_port = PIN_ATPORT(pin);
  187. gpio_pin = PIN_ATPIN(pin);
  188. }
  189. else
  190. {
  191. return;
  192. }
  193. /* configure gpio_init_struct */
  194. gpio_default_para_init(&gpio_init_struct);
  195. gpio_init_struct.gpio_pins = gpio_pin;
  196. gpio_init_struct.gpio_mode = GPIO_MODE_OUTPUT;
  197. gpio_init_struct.gpio_out_type = GPIO_OUTPUT_PUSH_PULL;
  198. gpio_init_struct.gpio_pull = GPIO_PULL_NONE;
  199. gpio_init_struct.gpio_drive_strength = GPIO_DRIVE_STRENGTH_STRONGER;
  200. if (mode == PIN_MODE_OUTPUT)
  201. {
  202. /* output setting */
  203. gpio_init_struct.gpio_mode = GPIO_MODE_OUTPUT;
  204. gpio_init_struct.gpio_out_type = GPIO_OUTPUT_PUSH_PULL;
  205. gpio_init_struct.gpio_pull = GPIO_PULL_NONE;
  206. }
  207. else if (mode == PIN_MODE_INPUT)
  208. {
  209. /* input setting: not pull. */
  210. gpio_init_struct.gpio_mode = GPIO_MODE_INPUT;
  211. gpio_init_struct.gpio_pull = GPIO_PULL_NONE;
  212. }
  213. else if (mode == PIN_MODE_INPUT_PULLUP)
  214. {
  215. /* input setting: pull up. */
  216. gpio_init_struct.gpio_mode = GPIO_MODE_INPUT;
  217. gpio_init_struct.gpio_pull = GPIO_PULL_UP;
  218. }
  219. else if (mode == PIN_MODE_INPUT_PULLDOWN)
  220. {
  221. /* input setting: pull down. */
  222. gpio_init_struct.gpio_mode = GPIO_MODE_INPUT;
  223. gpio_init_struct.gpio_pull = GPIO_PULL_DOWN;
  224. }
  225. else if (mode == PIN_MODE_OUTPUT_OD)
  226. {
  227. /* output setting: od. */
  228. gpio_init_struct.gpio_mode = GPIO_MODE_OUTPUT;
  229. gpio_init_struct.gpio_out_type = GPIO_OUTPUT_OPEN_DRAIN;
  230. }
  231. gpio_init(gpio_port, &gpio_init_struct);
  232. }
  233. rt_inline rt_int32_t bit2bitno(rt_uint32_t bit)
  234. {
  235. rt_int32_t i;
  236. for (i = 0; i < 32; i++)
  237. {
  238. if (((rt_uint32_t)0x01 << i) == bit)
  239. {
  240. return i;
  241. }
  242. }
  243. return -1;
  244. }
  245. rt_inline const struct pin_irq_map *get_pin_irq_map(uint32_t pinbit)
  246. {
  247. rt_int32_t mapindex = bit2bitno(pinbit);
  248. if (mapindex < 0 || mapindex >= ITEM_NUM(pin_irq_map))
  249. {
  250. return RT_NULL;
  251. }
  252. return &pin_irq_map[mapindex];
  253. };
  254. static rt_err_t at32_pin_attach_irq(struct rt_device *device, rt_base_t pin,
  255. rt_uint8_t mode, void (*hdr)(void *args), void *args)
  256. {
  257. uint16_t gpio_pin;
  258. rt_base_t level;
  259. rt_int32_t irqindex = -1;
  260. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  261. {
  262. gpio_pin = PIN_ATPIN(pin);
  263. }
  264. else
  265. {
  266. return -RT_EINVAL;
  267. }
  268. irqindex = bit2bitno(gpio_pin);
  269. if (irqindex < 0 || irqindex >= ITEM_NUM(pin_irq_map))
  270. {
  271. return -RT_EINVAL;
  272. }
  273. level = rt_hw_interrupt_disable();
  274. if (pin_irq_handler_tab[irqindex].pin == pin &&
  275. pin_irq_handler_tab[irqindex].hdr == hdr &&
  276. pin_irq_handler_tab[irqindex].mode == mode &&
  277. pin_irq_handler_tab[irqindex].args == args)
  278. {
  279. rt_hw_interrupt_enable(level);
  280. return RT_EOK;
  281. }
  282. if (pin_irq_handler_tab[irqindex].pin != -1)
  283. {
  284. rt_hw_interrupt_enable(level);
  285. return -RT_EBUSY;
  286. }
  287. pin_irq_handler_tab[irqindex].pin = pin;
  288. pin_irq_handler_tab[irqindex].hdr = hdr;
  289. pin_irq_handler_tab[irqindex].mode = mode;
  290. pin_irq_handler_tab[irqindex].args = args;
  291. rt_hw_interrupt_enable(level);
  292. return RT_EOK;
  293. }
  294. static rt_err_t at32_pin_dettach_irq(struct rt_device *device, rt_base_t pin)
  295. {
  296. uint16_t gpio_pin;
  297. rt_base_t level;
  298. rt_int32_t irqindex = -1;
  299. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  300. {
  301. gpio_pin = PIN_ATPIN(pin);
  302. }
  303. else
  304. {
  305. return -RT_EINVAL;
  306. }
  307. irqindex = bit2bitno(gpio_pin);
  308. if (irqindex < 0 || irqindex >= ITEM_NUM(pin_irq_map))
  309. {
  310. return -RT_EINVAL;
  311. }
  312. level = rt_hw_interrupt_disable();
  313. if (pin_irq_handler_tab[irqindex].pin == -1)
  314. {
  315. rt_hw_interrupt_enable(level);
  316. return RT_EOK;
  317. }
  318. pin_irq_handler_tab[irqindex].pin = -1;
  319. pin_irq_handler_tab[irqindex].hdr = RT_NULL;
  320. pin_irq_handler_tab[irqindex].mode = 0;
  321. pin_irq_handler_tab[irqindex].args = RT_NULL;
  322. rt_hw_interrupt_enable(level);
  323. return RT_EOK;
  324. }
  325. static rt_err_t at32_pin_irq_enable(struct rt_device *device, rt_base_t pin,
  326. rt_uint8_t enabled)
  327. {
  328. gpio_init_type gpio_init_struct;
  329. exint_init_type exint_init_struct;
  330. gpio_type *gpio_port;
  331. IRQn_Type irqn;
  332. uint16_t gpio_pin;
  333. const struct pin_irq_map *irqmap;
  334. rt_base_t level;
  335. rt_int32_t irqindex = -1;
  336. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  337. {
  338. gpio_port = PIN_ATPORT(pin);
  339. gpio_pin = PIN_ATPIN(pin);
  340. }
  341. else
  342. {
  343. return -RT_EINVAL;
  344. }
  345. if (enabled == PIN_IRQ_ENABLE)
  346. {
  347. irqindex = bit2bitno(gpio_pin);
  348. if (irqindex < 0 || irqindex >= ITEM_NUM(pin_irq_map))
  349. {
  350. return -RT_EINVAL;
  351. }
  352. level = rt_hw_interrupt_disable();
  353. if (pin_irq_handler_tab[irqindex].pin == -1)
  354. {
  355. rt_hw_interrupt_enable(level);
  356. return -RT_EINVAL;
  357. }
  358. irqmap = &pin_irq_map[irqindex];
  359. /* configure gpio_init_struct */
  360. gpio_default_para_init(&gpio_init_struct);
  361. exint_default_para_init(&exint_init_struct);
  362. gpio_init_struct.gpio_pins = irqmap->pinbit;
  363. gpio_init_struct.gpio_drive_strength = GPIO_DRIVE_STRENGTH_STRONGER;
  364. exint_init_struct.line_select = irqmap->pinbit;
  365. exint_init_struct.line_mode = EXINT_LINE_INTERRUPUT;
  366. exint_init_struct.line_enable = TRUE;
  367. switch (pin_irq_handler_tab[irqindex].mode)
  368. {
  369. case PIN_IRQ_MODE_RISING:
  370. exint_init_struct.line_polarity = EXINT_TRIGGER_RISING_EDGE;
  371. break;
  372. case PIN_IRQ_MODE_FALLING:
  373. exint_init_struct.line_polarity = EXINT_TRIGGER_FALLING_EDGE;
  374. break;
  375. case PIN_IRQ_MODE_RISING_FALLING:
  376. exint_init_struct.line_polarity = EXINT_TRIGGER_BOTH_EDGE;
  377. break;
  378. }
  379. gpio_init(gpio_port, &gpio_init_struct);
  380. #if defined (SOC_SERIES_AT32F435) || defined (SOC_SERIES_AT32F437) || \
  381. defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425) || \
  382. defined (SOC_SERIES_AT32F423)
  383. scfg_exint_line_config(PIN_ATPORTSOURCE(pin), PIN_ATPINSOURCE(pin));
  384. #else
  385. gpio_exint_line_config(PIN_ATPORTSOURCE(pin), PIN_ATPINSOURCE(pin));
  386. #endif
  387. exint_init(&exint_init_struct);
  388. nvic_irq_enable(irqmap->irqno, 5, 0);
  389. pin_irq_enable_mask |= irqmap->pinbit;
  390. rt_hw_interrupt_enable(level);
  391. }
  392. else if (enabled == PIN_IRQ_DISABLE)
  393. {
  394. irqmap = get_pin_irq_map(gpio_pin);
  395. if (irqmap == RT_NULL)
  396. {
  397. return -RT_EINVAL;
  398. }
  399. level = rt_hw_interrupt_disable();
  400. pin_irq_enable_mask &= ~irqmap->pinbit;
  401. if ((irqmap->pinbit >= GPIO_PINS_5) && (irqmap->pinbit <= GPIO_PINS_9))
  402. {
  403. if (!(pin_irq_enable_mask & (GPIO_PINS_5 | GPIO_PINS_6 | GPIO_PINS_7 | GPIO_PINS_8 | GPIO_PINS_9)))
  404. {
  405. irqn = irqmap->irqno;
  406. }
  407. }
  408. else if ((irqmap->pinbit >= GPIO_PINS_10) && (irqmap->pinbit <= GPIO_PINS_15))
  409. {
  410. if (!(pin_irq_enable_mask & (GPIO_PINS_10 | GPIO_PINS_11 | GPIO_PINS_12 | GPIO_PINS_13 | GPIO_PINS_14 | GPIO_PINS_15)))
  411. {
  412. irqn = irqmap->irqno;
  413. }
  414. }
  415. else
  416. {
  417. irqn = irqmap->irqno;
  418. }
  419. nvic_irq_disable(irqn);
  420. rt_hw_interrupt_enable(level);
  421. }
  422. else
  423. {
  424. return -RT_EINVAL;
  425. }
  426. return RT_EOK;
  427. }
  428. const static struct rt_pin_ops _at32_pin_ops =
  429. {
  430. at32_pin_mode,
  431. at32_pin_write,
  432. at32_pin_read,
  433. at32_pin_attach_irq,
  434. at32_pin_dettach_irq,
  435. at32_pin_irq_enable,
  436. at32_pin_get,
  437. };
  438. rt_inline void pin_irq_handler(int irqno)
  439. {
  440. exint_flag_clear(pin_irq_map[irqno].lineno);
  441. if (pin_irq_handler_tab[irqno].hdr)
  442. {
  443. pin_irq_handler_tab[irqno].hdr(pin_irq_handler_tab[irqno].args);
  444. }
  445. }
  446. void gpio_exint_handler(uint16_t GPIO_Pin)
  447. {
  448. pin_irq_handler(bit2bitno(GPIO_Pin));
  449. }
  450. #if defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425)
  451. void EXINT1_0_IRQHandler(void)
  452. {
  453. rt_interrupt_enter();
  454. if (RESET != exint_flag_get(EXINT_LINE_0))
  455. {
  456. gpio_exint_handler(GPIO_PINS_0);
  457. }
  458. if (RESET != exint_flag_get(EXINT_LINE_1))
  459. {
  460. gpio_exint_handler(GPIO_PINS_1);
  461. }
  462. rt_interrupt_leave();
  463. }
  464. void EXINT3_2_IRQHandler(void)
  465. {
  466. rt_interrupt_enter();
  467. if (RESET != exint_flag_get(EXINT_LINE_2))
  468. {
  469. gpio_exint_handler(GPIO_PINS_2);
  470. }
  471. if (RESET != exint_flag_get(EXINT_LINE_3))
  472. {
  473. gpio_exint_handler(GPIO_PINS_3);
  474. }
  475. rt_interrupt_leave();
  476. }
  477. void EXINT15_4_IRQHandler(void)
  478. {
  479. rt_interrupt_enter();
  480. if (RESET != exint_flag_get(EXINT_LINE_4))
  481. {
  482. gpio_exint_handler(GPIO_PINS_4);
  483. }
  484. if (RESET != exint_flag_get(EXINT_LINE_5))
  485. {
  486. gpio_exint_handler(GPIO_PINS_5);
  487. }
  488. if (RESET != exint_flag_get(EXINT_LINE_6))
  489. {
  490. gpio_exint_handler(GPIO_PINS_6);
  491. }
  492. if (RESET != exint_flag_get(EXINT_LINE_7))
  493. {
  494. gpio_exint_handler(GPIO_PINS_7);
  495. }
  496. if (RESET != exint_flag_get(EXINT_LINE_8))
  497. {
  498. gpio_exint_handler(GPIO_PINS_8);
  499. }
  500. if (RESET != exint_flag_get(EXINT_LINE_9))
  501. {
  502. gpio_exint_handler(GPIO_PINS_9);
  503. }
  504. if (RESET != exint_flag_get(EXINT_LINE_10))
  505. {
  506. gpio_exint_handler(GPIO_PINS_10);
  507. }
  508. if (RESET != exint_flag_get(EXINT_LINE_11))
  509. {
  510. gpio_exint_handler(GPIO_PINS_11);
  511. }
  512. if (RESET != exint_flag_get(EXINT_LINE_12))
  513. {
  514. gpio_exint_handler(GPIO_PINS_12);
  515. }
  516. if (RESET != exint_flag_get(EXINT_LINE_13))
  517. {
  518. gpio_exint_handler(GPIO_PINS_13);
  519. }
  520. if (RESET != exint_flag_get(EXINT_LINE_14))
  521. {
  522. gpio_exint_handler(GPIO_PINS_14);
  523. }
  524. if (RESET != exint_flag_get(EXINT_LINE_15))
  525. {
  526. gpio_exint_handler(GPIO_PINS_15);
  527. }
  528. rt_interrupt_leave();
  529. }
  530. #else
  531. void EXINT0_IRQHandler(void)
  532. {
  533. rt_interrupt_enter();
  534. gpio_exint_handler(GPIO_PINS_0);
  535. rt_interrupt_leave();
  536. }
  537. void EXINT1_IRQHandler(void)
  538. {
  539. rt_interrupt_enter();
  540. gpio_exint_handler(GPIO_PINS_1);
  541. rt_interrupt_leave();
  542. }
  543. void EXINT2_IRQHandler(void)
  544. {
  545. rt_interrupt_enter();
  546. gpio_exint_handler(GPIO_PINS_2);
  547. rt_interrupt_leave();
  548. }
  549. void EXINT3_IRQHandler(void)
  550. {
  551. rt_interrupt_enter();
  552. gpio_exint_handler(GPIO_PINS_3);
  553. rt_interrupt_leave();
  554. }
  555. void EXINT4_IRQHandler(void)
  556. {
  557. rt_interrupt_enter();
  558. gpio_exint_handler(GPIO_PINS_4);
  559. rt_interrupt_leave();
  560. }
  561. void EXINT9_5_IRQHandler(void)
  562. {
  563. rt_interrupt_enter();
  564. if (RESET != exint_flag_get(EXINT_LINE_5))
  565. {
  566. gpio_exint_handler(GPIO_PINS_5);
  567. }
  568. if (RESET != exint_flag_get(EXINT_LINE_6))
  569. {
  570. gpio_exint_handler(GPIO_PINS_6);
  571. }
  572. if (RESET != exint_flag_get(EXINT_LINE_7))
  573. {
  574. gpio_exint_handler(GPIO_PINS_7);
  575. }
  576. if (RESET != exint_flag_get(EXINT_LINE_8))
  577. {
  578. gpio_exint_handler(GPIO_PINS_8);
  579. }
  580. if (RESET != exint_flag_get(EXINT_LINE_9))
  581. {
  582. gpio_exint_handler(GPIO_PINS_9);
  583. }
  584. rt_interrupt_leave();
  585. }
  586. void EXINT15_10_IRQHandler(void)
  587. {
  588. rt_interrupt_enter();
  589. if (RESET != exint_flag_get(EXINT_LINE_10))
  590. {
  591. gpio_exint_handler(GPIO_PINS_10);
  592. }
  593. if (RESET != exint_flag_get(EXINT_LINE_11))
  594. {
  595. gpio_exint_handler(GPIO_PINS_11);
  596. }
  597. if (RESET != exint_flag_get(EXINT_LINE_12))
  598. {
  599. gpio_exint_handler(GPIO_PINS_12);
  600. }
  601. if (RESET != exint_flag_get(EXINT_LINE_13))
  602. {
  603. gpio_exint_handler(GPIO_PINS_13);
  604. }
  605. if (RESET != exint_flag_get(EXINT_LINE_14))
  606. {
  607. gpio_exint_handler(GPIO_PINS_14);
  608. }
  609. if (RESET != exint_flag_get(EXINT_LINE_15))
  610. {
  611. gpio_exint_handler(GPIO_PINS_15);
  612. }
  613. rt_interrupt_leave();
  614. }
  615. #endif
  616. int rt_hw_pin_init(void)
  617. {
  618. #ifdef GPIOA
  619. crm_periph_clock_enable(CRM_GPIOA_PERIPH_CLOCK, TRUE);
  620. #endif
  621. #ifdef GPIOB
  622. crm_periph_clock_enable(CRM_GPIOB_PERIPH_CLOCK, TRUE);
  623. #endif
  624. #ifdef GPIOC
  625. crm_periph_clock_enable(CRM_GPIOC_PERIPH_CLOCK, TRUE);
  626. #endif
  627. #ifdef GPIOD
  628. crm_periph_clock_enable(CRM_GPIOD_PERIPH_CLOCK, TRUE);
  629. #endif
  630. #ifdef GPIOE
  631. crm_periph_clock_enable(CRM_GPIOE_PERIPH_CLOCK, TRUE);
  632. #endif
  633. #ifdef GPIOF
  634. crm_periph_clock_enable(CRM_GPIOF_PERIPH_CLOCK, TRUE);
  635. #endif
  636. #ifdef GPIOG
  637. crm_periph_clock_enable(CRM_GPIOG_PERIPH_CLOCK, TRUE);
  638. #endif
  639. #ifdef GPIOH
  640. crm_periph_clock_enable(CRM_GPIOH_PERIPH_CLOCK, TRUE);
  641. #endif
  642. #if defined (SOC_SERIES_AT32F435) || defined (SOC_SERIES_AT32F437) || \
  643. defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425) || \
  644. defined (SOC_SERIES_AT32F423)
  645. crm_periph_clock_enable(CRM_SCFG_PERIPH_CLOCK, TRUE);
  646. #else
  647. crm_periph_clock_enable(CRM_IOMUX_PERIPH_CLOCK, TRUE);
  648. #endif
  649. return rt_device_pin_register("pin", &_at32_pin_ops, RT_NULL);
  650. }
  651. INIT_BOARD_EXPORT(rt_hw_pin_init);
  652. #endif /* RT_USING_PIN */