gpio.c 22 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677
  1. // Copyright 2015-2019 Espressif Systems (Shanghai) PTE LTD
  2. //
  3. // Licensed under the Apache License, Version 2.0 (the "License");
  4. // you may not use this file except in compliance with the License.
  5. // You may obtain a copy of the License at
  6. //
  7. // http://www.apache.org/licenses/LICENSE-2.0
  8. //
  9. // Unless required by applicable law or agreed to in writing, software
  10. // distributed under the License is distributed on an "AS IS" BASIS,
  11. // WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
  12. // See the License for the specific language governing permissions and
  13. // limitations under the License.
  14. #include <esp_types.h>
  15. #include "esp_err.h"
  16. #include "freertos/FreeRTOS.h"
  17. #include "freertos/xtensa_api.h"
  18. #include "driver/gpio.h"
  19. #include "driver/rtc_io.h"
  20. #include "soc/soc.h"
  21. #include "soc/periph_defs.h"
  22. #if !CONFIG_FREERTOS_UNICORE
  23. #include "esp_ipc.h"
  24. #endif
  25. #include "soc/gpio_caps.h"
  26. #include "soc/gpio_periph.h"
  27. #include "esp_log.h"
  28. #include "hal/gpio_hal.h"
  29. static const char *GPIO_TAG = "gpio";
  30. #define GPIO_CHECK(a, str, ret_val) \
  31. if (!(a)) { \
  32. ESP_LOGE(GPIO_TAG,"%s(%d): %s", __FUNCTION__, __LINE__, str); \
  33. return (ret_val); \
  34. }
  35. #define GPIO_ISR_CORE_ID_UNINIT (3)
  36. typedef struct {
  37. gpio_isr_t fn; /*!< isr function */
  38. void *args; /*!< isr function args */
  39. } gpio_isr_func_t;
  40. // Used by the IPC call to register the interrupt service routine.
  41. typedef struct {
  42. int source; /*!< ISR source */
  43. int intr_alloc_flags; /*!< ISR alloc flag */
  44. void (*fn)(void*); /*!< ISR function */
  45. void *arg; /*!< ISR function args*/
  46. void *handle; /*!< ISR handle */
  47. esp_err_t ret;
  48. } gpio_isr_alloc_t;
  49. typedef struct {
  50. gpio_hal_context_t *gpio_hal;
  51. portMUX_TYPE gpio_spinlock;
  52. uint32_t isr_core_id;
  53. gpio_isr_func_t *gpio_isr_func;
  54. gpio_isr_handle_t gpio_isr_handle;
  55. } gpio_context_t;
  56. static gpio_hal_context_t _gpio_hal = {
  57. .dev = GPIO_HAL_GET_HW(GPIO_PORT_0)
  58. };
  59. static gpio_context_t gpio_context = {
  60. .gpio_hal = &_gpio_hal,
  61. .gpio_spinlock = portMUX_INITIALIZER_UNLOCKED,
  62. .isr_core_id = GPIO_ISR_CORE_ID_UNINIT,
  63. .gpio_isr_func = NULL,
  64. };
  65. esp_err_t gpio_pullup_en(gpio_num_t gpio_num)
  66. {
  67. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  68. if (!rtc_gpio_is_valid_gpio(gpio_num) || GPIO_SUPPORTS_RTC_INDEPENDENT) {
  69. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  70. gpio_hal_pullup_en(gpio_context.gpio_hal, gpio_num);
  71. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  72. } else {
  73. rtc_gpio_pullup_en(gpio_num);
  74. }
  75. return ESP_OK;
  76. }
  77. esp_err_t gpio_pullup_dis(gpio_num_t gpio_num)
  78. {
  79. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  80. if (!rtc_gpio_is_valid_gpio(gpio_num) || GPIO_SUPPORTS_RTC_INDEPENDENT) {
  81. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  82. gpio_hal_pullup_dis(gpio_context.gpio_hal, gpio_num);
  83. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  84. } else {
  85. rtc_gpio_pullup_dis(gpio_num);
  86. }
  87. return ESP_OK;
  88. }
  89. esp_err_t gpio_pulldown_en(gpio_num_t gpio_num)
  90. {
  91. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  92. if (!rtc_gpio_is_valid_gpio(gpio_num) || GPIO_SUPPORTS_RTC_INDEPENDENT) {
  93. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  94. gpio_hal_pulldown_en(gpio_context.gpio_hal, gpio_num);
  95. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  96. } else {
  97. rtc_gpio_pulldown_en(gpio_num);
  98. }
  99. return ESP_OK;
  100. }
  101. esp_err_t gpio_pulldown_dis(gpio_num_t gpio_num)
  102. {
  103. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  104. if (!rtc_gpio_is_valid_gpio(gpio_num) || GPIO_SUPPORTS_RTC_INDEPENDENT) {
  105. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  106. gpio_hal_pulldown_dis(gpio_context.gpio_hal, gpio_num);
  107. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  108. } else {
  109. rtc_gpio_pulldown_dis(gpio_num);
  110. }
  111. return ESP_OK;
  112. }
  113. esp_err_t gpio_set_intr_type(gpio_num_t gpio_num, gpio_int_type_t intr_type)
  114. {
  115. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  116. GPIO_CHECK(intr_type < GPIO_INTR_MAX, "GPIO interrupt type error", ESP_ERR_INVALID_ARG);
  117. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  118. gpio_hal_set_intr_type(gpio_context.gpio_hal, gpio_num, intr_type);
  119. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  120. return ESP_OK;
  121. }
  122. static esp_err_t gpio_intr_enable_on_core(gpio_num_t gpio_num, uint32_t core_id)
  123. {
  124. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  125. gpio_hal_intr_enable_on_core(gpio_context.gpio_hal, gpio_num, core_id);
  126. return ESP_OK;
  127. }
  128. esp_err_t gpio_intr_enable(gpio_num_t gpio_num)
  129. {
  130. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  131. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  132. if(gpio_context.isr_core_id == GPIO_ISR_CORE_ID_UNINIT) {
  133. gpio_context.isr_core_id = xPortGetCoreID();
  134. }
  135. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  136. return gpio_intr_enable_on_core (gpio_num, gpio_context.isr_core_id);
  137. }
  138. esp_err_t gpio_intr_disable(gpio_num_t gpio_num)
  139. {
  140. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  141. gpio_hal_intr_disable(gpio_context.gpio_hal, gpio_num);
  142. return ESP_OK;
  143. }
  144. static esp_err_t gpio_input_disable(gpio_num_t gpio_num)
  145. {
  146. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  147. gpio_hal_input_disable(gpio_context.gpio_hal, gpio_num);
  148. return ESP_OK;
  149. }
  150. static esp_err_t gpio_input_enable(gpio_num_t gpio_num)
  151. {
  152. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  153. gpio_hal_input_enable(gpio_context.gpio_hal, gpio_num);
  154. return ESP_OK;
  155. }
  156. static esp_err_t gpio_output_disable(gpio_num_t gpio_num)
  157. {
  158. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  159. gpio_hal_output_disable(gpio_context.gpio_hal, gpio_num);
  160. return ESP_OK;
  161. }
  162. static esp_err_t gpio_output_enable(gpio_num_t gpio_num)
  163. {
  164. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO output gpio_num error", ESP_ERR_INVALID_ARG);
  165. gpio_hal_output_enable(gpio_context.gpio_hal, gpio_num);
  166. gpio_matrix_out(gpio_num, SIG_GPIO_OUT_IDX, false, false);
  167. return ESP_OK;
  168. }
  169. static esp_err_t gpio_od_disable(gpio_num_t gpio_num)
  170. {
  171. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  172. gpio_hal_od_disable(gpio_context.gpio_hal, gpio_num);
  173. return ESP_OK;
  174. }
  175. static esp_err_t gpio_od_enable(gpio_num_t gpio_num)
  176. {
  177. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  178. gpio_hal_od_enable(gpio_context.gpio_hal, gpio_num);
  179. return ESP_OK;
  180. }
  181. esp_err_t gpio_set_level(gpio_num_t gpio_num, uint32_t level)
  182. {
  183. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO output gpio_num error", ESP_ERR_INVALID_ARG);
  184. gpio_hal_set_level(gpio_context.gpio_hal, gpio_num, level);
  185. return ESP_OK;
  186. }
  187. int gpio_get_level(gpio_num_t gpio_num)
  188. {
  189. return gpio_hal_get_level(gpio_context.gpio_hal, gpio_num);
  190. }
  191. esp_err_t gpio_set_pull_mode(gpio_num_t gpio_num, gpio_pull_mode_t pull)
  192. {
  193. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  194. GPIO_CHECK(pull <= GPIO_FLOATING, "GPIO pull mode error", ESP_ERR_INVALID_ARG);
  195. esp_err_t ret = ESP_OK;
  196. switch (pull) {
  197. case GPIO_PULLUP_ONLY:
  198. gpio_pulldown_dis(gpio_num);
  199. gpio_pullup_en(gpio_num);
  200. break;
  201. case GPIO_PULLDOWN_ONLY:
  202. gpio_pulldown_en(gpio_num);
  203. gpio_pullup_dis(gpio_num);
  204. break;
  205. case GPIO_PULLUP_PULLDOWN:
  206. gpio_pulldown_en(gpio_num);
  207. gpio_pullup_en(gpio_num);
  208. break;
  209. case GPIO_FLOATING:
  210. gpio_pulldown_dis(gpio_num);
  211. gpio_pullup_dis(gpio_num);
  212. break;
  213. default:
  214. ESP_LOGE(GPIO_TAG, "Unknown pull up/down mode,gpio_num=%u,pull=%u", gpio_num, pull);
  215. ret = ESP_ERR_INVALID_ARG;
  216. break;
  217. }
  218. return ret;
  219. }
  220. esp_err_t gpio_set_direction(gpio_num_t gpio_num, gpio_mode_t mode)
  221. {
  222. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  223. if ((GPIO_IS_VALID_OUTPUT_GPIO(gpio_num) != true) && (mode & GPIO_MODE_DEF_OUTPUT)) {
  224. ESP_LOGE(GPIO_TAG, "io_num=%d can only be input", gpio_num);
  225. return ESP_ERR_INVALID_ARG;
  226. }
  227. esp_err_t ret = ESP_OK;
  228. if (mode & GPIO_MODE_DEF_INPUT) {
  229. gpio_input_enable(gpio_num);
  230. } else {
  231. gpio_input_disable(gpio_num);
  232. }
  233. if (mode & GPIO_MODE_DEF_OUTPUT) {
  234. gpio_output_enable(gpio_num);
  235. } else {
  236. gpio_output_disable(gpio_num);
  237. }
  238. if (mode & GPIO_MODE_DEF_OD) {
  239. gpio_od_enable(gpio_num);
  240. } else {
  241. gpio_od_disable(gpio_num);
  242. }
  243. return ret;
  244. }
  245. esp_err_t gpio_config(const gpio_config_t *pGPIOConfig)
  246. {
  247. uint64_t gpio_pin_mask = (pGPIOConfig->pin_bit_mask);
  248. uint32_t io_reg = 0;
  249. uint32_t io_num = 0;
  250. uint8_t input_en = 0;
  251. uint8_t output_en = 0;
  252. uint8_t od_en = 0;
  253. uint8_t pu_en = 0;
  254. uint8_t pd_en = 0;
  255. if (pGPIOConfig->pin_bit_mask == 0 || pGPIOConfig->pin_bit_mask >= (((uint64_t) 1) << GPIO_PIN_COUNT)) {
  256. ESP_LOGE(GPIO_TAG, "GPIO_PIN mask error ");
  257. return ESP_ERR_INVALID_ARG;
  258. }
  259. if ((pGPIOConfig->mode) & (GPIO_MODE_DEF_OUTPUT)) {
  260. if(GPIO_MASK_CONTAIN_INPUT_GPIO(gpio_pin_mask)) {
  261. ESP_LOGE(GPIO_TAG, "GPIO can only be used as input mode");
  262. return ESP_ERR_INVALID_ARG;
  263. }
  264. }
  265. do {
  266. io_reg = GPIO_PIN_MUX_REG[io_num];
  267. if (((gpio_pin_mask >> io_num) & BIT(0))) {
  268. if (!io_reg) {
  269. ESP_LOGE(GPIO_TAG, "IO%d is not a valid GPIO", io_num);
  270. return ESP_ERR_INVALID_ARG;
  271. }
  272. if (rtc_gpio_is_valid_gpio(io_num)) {
  273. rtc_gpio_deinit(io_num);
  274. }
  275. if ((pGPIOConfig->mode) & GPIO_MODE_DEF_INPUT) {
  276. input_en = 1;
  277. gpio_input_enable(io_num);
  278. } else {
  279. gpio_input_disable(io_num);
  280. }
  281. if ((pGPIOConfig->mode) & GPIO_MODE_DEF_OD) {
  282. od_en = 1;
  283. gpio_od_enable(io_num);
  284. } else {
  285. gpio_od_disable(io_num);
  286. }
  287. if ((pGPIOConfig->mode) & GPIO_MODE_DEF_OUTPUT) {
  288. output_en = 1;
  289. gpio_output_enable(io_num);
  290. } else {
  291. gpio_output_disable(io_num);
  292. }
  293. if (pGPIOConfig->pull_up_en) {
  294. pu_en = 1;
  295. gpio_pullup_en(io_num);
  296. } else {
  297. gpio_pullup_dis(io_num);
  298. }
  299. if (pGPIOConfig->pull_down_en) {
  300. pd_en = 1;
  301. gpio_pulldown_en(io_num);
  302. } else {
  303. gpio_pulldown_dis(io_num);
  304. }
  305. ESP_LOGI(GPIO_TAG, "GPIO[%d]| InputEn: %d| OutputEn: %d| OpenDrain: %d| Pullup: %d| Pulldown: %d| Intr:%d ", io_num, input_en, output_en, od_en, pu_en, pd_en, pGPIOConfig->intr_type);
  306. gpio_set_intr_type(io_num, pGPIOConfig->intr_type);
  307. if (pGPIOConfig->intr_type) {
  308. gpio_intr_enable(io_num);
  309. } else {
  310. gpio_intr_disable(io_num);
  311. }
  312. PIN_FUNC_SELECT(io_reg, PIN_FUNC_GPIO); /*function number 2 is GPIO_FUNC for each pin */
  313. }
  314. io_num++;
  315. } while (io_num < GPIO_PIN_COUNT);
  316. return ESP_OK;
  317. }
  318. esp_err_t gpio_reset_pin(gpio_num_t gpio_num)
  319. {
  320. assert(gpio_num >= 0 && GPIO_IS_VALID_GPIO(gpio_num));
  321. gpio_config_t cfg = {
  322. .pin_bit_mask = BIT64(gpio_num),
  323. .mode = GPIO_MODE_DISABLE,
  324. //for powersave reasons, the GPIO should not be floating, select pullup
  325. .pull_up_en = true,
  326. .pull_down_en = false,
  327. .intr_type = GPIO_INTR_DISABLE,
  328. };
  329. gpio_config(&cfg);
  330. return ESP_OK;
  331. }
  332. static inline void IRAM_ATTR gpio_isr_loop(uint32_t status, const uint32_t gpio_num_start)
  333. {
  334. while (status) {
  335. int nbit = __builtin_ffs(status) - 1;
  336. status &= ~(1 << nbit);
  337. int gpio_num = gpio_num_start + nbit;
  338. if (gpio_context.gpio_isr_func[gpio_num].fn != NULL) {
  339. gpio_context.gpio_isr_func[gpio_num].fn(gpio_context.gpio_isr_func[gpio_num].args);
  340. }
  341. }
  342. }
  343. static void IRAM_ATTR gpio_intr_service(void *arg)
  344. {
  345. //GPIO intr process
  346. if (gpio_context.gpio_isr_func == NULL) {
  347. return;
  348. }
  349. //read status to get interrupt status for GPIO0-31
  350. uint32_t gpio_intr_status;
  351. gpio_hal_get_intr_status(gpio_context.gpio_hal, gpio_context.isr_core_id, &gpio_intr_status);
  352. if (gpio_intr_status) {
  353. gpio_isr_loop(gpio_intr_status, 0);
  354. gpio_hal_clear_intr_status(gpio_context.gpio_hal, gpio_intr_status);
  355. }
  356. //read status1 to get interrupt status for GPIO32-39
  357. uint32_t gpio_intr_status_h;
  358. gpio_hal_get_intr_status_high(gpio_context.gpio_hal, gpio_context.isr_core_id, &gpio_intr_status_h);
  359. if (gpio_intr_status_h) {
  360. gpio_isr_loop(gpio_intr_status_h, 32);
  361. gpio_hal_clear_intr_status_high(gpio_context.gpio_hal, gpio_intr_status_h);
  362. }
  363. }
  364. esp_err_t gpio_install_isr_service(int intr_alloc_flags)
  365. {
  366. GPIO_CHECK(gpio_context.gpio_isr_func == NULL, "GPIO isr service already installed", ESP_ERR_INVALID_STATE);
  367. esp_err_t ret;
  368. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  369. gpio_context.gpio_isr_func = (gpio_isr_func_t *) calloc(GPIO_NUM_MAX, sizeof(gpio_isr_func_t));
  370. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  371. if (gpio_context.gpio_isr_func == NULL) {
  372. ret = ESP_ERR_NO_MEM;
  373. } else {
  374. ret = gpio_isr_register(gpio_intr_service, NULL, intr_alloc_flags, &gpio_context.gpio_isr_handle);
  375. }
  376. return ret;
  377. }
  378. esp_err_t gpio_isr_handler_add(gpio_num_t gpio_num, gpio_isr_t isr_handler, void *args)
  379. {
  380. GPIO_CHECK(gpio_context.gpio_isr_func != NULL, "GPIO isr service is not installed, call gpio_install_isr_service() first", ESP_ERR_INVALID_STATE);
  381. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  382. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  383. gpio_intr_disable(gpio_num);
  384. if (gpio_context.gpio_isr_func) {
  385. gpio_context.gpio_isr_func[gpio_num].fn = isr_handler;
  386. gpio_context.gpio_isr_func[gpio_num].args = args;
  387. }
  388. gpio_intr_enable_on_core (gpio_num, esp_intr_get_cpu(gpio_context.gpio_isr_handle));
  389. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  390. return ESP_OK;
  391. }
  392. esp_err_t gpio_isr_handler_remove(gpio_num_t gpio_num)
  393. {
  394. GPIO_CHECK(gpio_context.gpio_isr_func != NULL, "GPIO isr service is not installed, call gpio_install_isr_service() first", ESP_ERR_INVALID_STATE);
  395. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  396. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  397. gpio_intr_disable(gpio_num);
  398. if (gpio_context.gpio_isr_func) {
  399. gpio_context.gpio_isr_func[gpio_num].fn = NULL;
  400. gpio_context.gpio_isr_func[gpio_num].args = NULL;
  401. }
  402. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  403. return ESP_OK;
  404. }
  405. void gpio_uninstall_isr_service(void)
  406. {
  407. if (gpio_context.gpio_isr_func == NULL) {
  408. return;
  409. }
  410. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  411. esp_intr_free(gpio_context.gpio_isr_handle);
  412. free(gpio_context.gpio_isr_func);
  413. gpio_context.gpio_isr_func = NULL;
  414. gpio_context.isr_core_id = GPIO_ISR_CORE_ID_UNINIT;
  415. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  416. return;
  417. }
  418. static void gpio_isr_register_on_core_static(void *param)
  419. {
  420. gpio_isr_alloc_t *p = (gpio_isr_alloc_t *)param;
  421. //We need to check the return value.
  422. p->ret = esp_intr_alloc(p->source, p->intr_alloc_flags, p->fn, p->arg, p->handle);
  423. }
  424. esp_err_t gpio_isr_register(void (*fn)(void *), void *arg, int intr_alloc_flags, gpio_isr_handle_t *handle)
  425. {
  426. GPIO_CHECK(fn, "GPIO ISR null", ESP_ERR_INVALID_ARG);
  427. gpio_isr_alloc_t p;
  428. p.source = ETS_GPIO_INTR_SOURCE;
  429. p.intr_alloc_flags = intr_alloc_flags;
  430. p.fn = fn;
  431. p.arg = arg;
  432. p.handle = handle;
  433. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  434. if(gpio_context.isr_core_id == GPIO_ISR_CORE_ID_UNINIT) {
  435. gpio_context.isr_core_id = xPortGetCoreID();
  436. }
  437. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  438. esp_err_t ret;
  439. #if CONFIG_FREERTOS_UNICORE
  440. gpio_isr_register_on_core_static(&p);
  441. ret = ESP_OK;
  442. #else /* CONFIG_FREERTOS_UNICORE */
  443. ret = esp_ipc_call_blocking(gpio_context.isr_core_id, gpio_isr_register_on_core_static, (void *)&p);
  444. #endif /* !CONFIG_FREERTOS_UNICORE */
  445. if(ret != ESP_OK || p.ret != ESP_OK) {
  446. return ESP_ERR_NOT_FOUND;
  447. }
  448. return ESP_OK;
  449. }
  450. esp_err_t gpio_wakeup_enable(gpio_num_t gpio_num, gpio_int_type_t intr_type)
  451. {
  452. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  453. esp_err_t ret = ESP_OK;
  454. if ((intr_type == GPIO_INTR_LOW_LEVEL) || (intr_type == GPIO_INTR_HIGH_LEVEL)) {
  455. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  456. ret = rtc_gpio_wakeup_enable(gpio_num, intr_type);
  457. }
  458. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  459. gpio_hal_wakeup_enable(gpio_context.gpio_hal, gpio_num, intr_type);
  460. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  461. } else {
  462. ESP_LOGE(GPIO_TAG, "GPIO wakeup only supports level mode, but edge mode set. gpio_num:%u", gpio_num);
  463. ret = ESP_ERR_INVALID_ARG;
  464. }
  465. return ret;
  466. }
  467. esp_err_t gpio_wakeup_disable(gpio_num_t gpio_num)
  468. {
  469. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  470. esp_err_t ret = ESP_OK;
  471. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  472. ret = rtc_gpio_wakeup_disable(gpio_num);
  473. }
  474. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  475. gpio_hal_wakeup_disable(gpio_context.gpio_hal, gpio_num);
  476. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  477. return ret;
  478. }
  479. esp_err_t gpio_set_drive_capability(gpio_num_t gpio_num, gpio_drive_cap_t strength)
  480. {
  481. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  482. GPIO_CHECK(strength < GPIO_DRIVE_CAP_MAX, "GPIO drive capability error", ESP_ERR_INVALID_ARG);
  483. esp_err_t ret = ESP_OK;
  484. if (!rtc_gpio_is_valid_gpio(gpio_num) || GPIO_SUPPORTS_RTC_INDEPENDENT) {
  485. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  486. gpio_hal_set_drive_capability(gpio_context.gpio_hal, gpio_num, strength);
  487. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  488. } else {
  489. ret = rtc_gpio_set_drive_capability(gpio_num, strength);
  490. }
  491. return ret;
  492. }
  493. esp_err_t gpio_get_drive_capability(gpio_num_t gpio_num, gpio_drive_cap_t *strength)
  494. {
  495. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  496. GPIO_CHECK(strength != NULL, "GPIO drive capability pointer error", ESP_ERR_INVALID_ARG);
  497. esp_err_t ret = ESP_OK;
  498. if (!rtc_gpio_is_valid_gpio(gpio_num) || GPIO_SUPPORTS_RTC_INDEPENDENT) {
  499. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  500. gpio_hal_get_drive_capability(gpio_context.gpio_hal, gpio_num, strength);
  501. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  502. } else {
  503. ret = rtc_gpio_get_drive_capability(gpio_num, strength);
  504. }
  505. return ret;
  506. }
  507. esp_err_t gpio_hold_en(gpio_num_t gpio_num)
  508. {
  509. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "Only output-capable GPIO support this function", ESP_ERR_NOT_SUPPORTED);
  510. int ret = ESP_OK;
  511. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  512. ret = rtc_gpio_hold_en(gpio_num);
  513. } else if (GPIO_HOLD_MASK[gpio_num]) {
  514. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  515. gpio_hal_hold_en(gpio_context.gpio_hal, gpio_num);
  516. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  517. } else {
  518. ret = ESP_ERR_NOT_SUPPORTED;
  519. }
  520. return ret;
  521. }
  522. esp_err_t gpio_hold_dis(gpio_num_t gpio_num)
  523. {
  524. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "Only output-capable GPIO support this function", ESP_ERR_NOT_SUPPORTED);
  525. int ret = ESP_OK;
  526. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  527. ret = rtc_gpio_hold_dis(gpio_num);
  528. }else if (GPIO_HOLD_MASK[gpio_num]) {
  529. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  530. gpio_hal_hold_dis(gpio_context.gpio_hal, gpio_num);
  531. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  532. } else {
  533. ret = ESP_ERR_NOT_SUPPORTED;
  534. }
  535. return ret;
  536. }
  537. void gpio_deep_sleep_hold_en(void)
  538. {
  539. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  540. gpio_hal_deep_sleep_hold_en(gpio_context.gpio_hal);
  541. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  542. }
  543. void gpio_deep_sleep_hold_dis(void)
  544. {
  545. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  546. gpio_hal_deep_sleep_hold_dis(gpio_context.gpio_hal);
  547. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  548. }
  549. #if GPIO_SUPPORTS_FORCE_HOLD
  550. esp_err_t gpio_force_hold_all()
  551. {
  552. rtc_gpio_force_hold_all();
  553. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  554. gpio_hal_force_hold_all(gpio_context.gpio_hal);
  555. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  556. return ESP_OK;
  557. }
  558. esp_err_t gpio_force_unhold_all()
  559. {
  560. rtc_gpio_force_hold_dis_all();
  561. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  562. gpio_hal_force_unhold_all(gpio_context.gpio_hal);
  563. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  564. return ESP_OK;
  565. }
  566. #endif
  567. void gpio_iomux_in(uint32_t gpio, uint32_t signal_idx)
  568. {
  569. gpio_hal_iomux_in(gpio_context.gpio_hal, gpio, signal_idx);
  570. }
  571. void gpio_iomux_out(uint8_t gpio_num, int func, bool oen_inv)
  572. {
  573. gpio_hal_iomux_out(gpio_context.gpio_hal, gpio_num, func, (uint32_t)oen_inv);
  574. }