gpio.c 30 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720721722723724725726727728729730731732733734735736737738739740741742743744745746747748749750751752753754755756757758759760761762763764765766767768769770771772773774775776777778779780781782783784785786787788789790791792793794795796797798799800801802803804805806807808809810811812813814815816817818819820821822823824825826827828829830831832833834835836837838839840841842843844845846847848849850851852853854855856857858859860861862863864865866867868869870871872873874875876877878879880881882883884885886887888889890891892893894895896897898899900901902903904905906907908909910911912913914915916917918919920921922923924925926927928929930931932933934935
  1. /*
  2. * SPDX-FileCopyrightText: 2015-2021 Espressif Systems (Shanghai) CO LTD
  3. *
  4. * SPDX-License-Identifier: Apache-2.0
  5. */
  6. #include <esp_types.h>
  7. #include "esp_err.h"
  8. #include "freertos/FreeRTOS.h"
  9. #include "driver/gpio.h"
  10. #include "driver/rtc_io.h"
  11. #include "soc/soc.h"
  12. #include "soc/periph_defs.h"
  13. #if !CONFIG_FREERTOS_UNICORE
  14. #include "esp_ipc.h"
  15. #endif
  16. #include "soc/soc_caps.h"
  17. #include "soc/gpio_periph.h"
  18. #include "esp_log.h"
  19. #include "esp_check.h"
  20. #include "hal/gpio_hal.h"
  21. #include "esp_rom_gpio.h"
  22. static const char *GPIO_TAG = "gpio";
  23. #define GPIO_CHECK(a, str, ret_val) ESP_RETURN_ON_FALSE(a, ret_val, GPIO_TAG, "%s", str)
  24. #define GPIO_ISR_CORE_ID_UNINIT (3)
  25. //default value for SOC_GPIO_SUPPORT_RTC_INDEPENDENT is 0
  26. #ifndef SOC_GPIO_SUPPORT_RTC_INDEPENDENT
  27. #define SOC_GPIO_SUPPORT_RTC_INDEPENDENT 0
  28. #endif
  29. typedef struct {
  30. gpio_isr_t fn; /*!< isr function */
  31. void *args; /*!< isr function args */
  32. } gpio_isr_func_t;
  33. // Used by the IPC call to register the interrupt service routine.
  34. typedef struct {
  35. int source; /*!< ISR source */
  36. int intr_alloc_flags; /*!< ISR alloc flag */
  37. void (*fn)(void*); /*!< ISR function */
  38. void *arg; /*!< ISR function args*/
  39. void *handle; /*!< ISR handle */
  40. esp_err_t ret;
  41. } gpio_isr_alloc_t;
  42. typedef struct {
  43. gpio_hal_context_t *gpio_hal;
  44. portMUX_TYPE gpio_spinlock;
  45. uint32_t isr_core_id;
  46. gpio_isr_func_t *gpio_isr_func;
  47. gpio_isr_handle_t gpio_isr_handle;
  48. } gpio_context_t;
  49. static gpio_hal_context_t _gpio_hal = {
  50. .dev = GPIO_HAL_GET_HW(GPIO_PORT_0)
  51. };
  52. static gpio_context_t gpio_context = {
  53. .gpio_hal = &_gpio_hal,
  54. .gpio_spinlock = portMUX_INITIALIZER_UNLOCKED,
  55. .isr_core_id = GPIO_ISR_CORE_ID_UNINIT,
  56. .gpio_isr_func = NULL,
  57. };
  58. esp_err_t gpio_pullup_en(gpio_num_t gpio_num)
  59. {
  60. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  61. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  62. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  63. gpio_hal_pullup_en(gpio_context.gpio_hal, gpio_num);
  64. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  65. } else {
  66. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  67. rtc_gpio_pullup_en(gpio_num);
  68. #else
  69. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  70. #endif
  71. }
  72. return ESP_OK;
  73. }
  74. esp_err_t gpio_pullup_dis(gpio_num_t gpio_num)
  75. {
  76. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  77. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  78. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  79. gpio_hal_pullup_dis(gpio_context.gpio_hal, gpio_num);
  80. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  81. } else {
  82. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  83. rtc_gpio_pullup_dis(gpio_num);
  84. #else
  85. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  86. #endif
  87. }
  88. return ESP_OK;
  89. }
  90. esp_err_t gpio_pulldown_en(gpio_num_t gpio_num)
  91. {
  92. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  93. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  94. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  95. gpio_hal_pulldown_en(gpio_context.gpio_hal, gpio_num);
  96. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  97. } else {
  98. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  99. rtc_gpio_pulldown_en(gpio_num);
  100. #else
  101. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  102. #endif
  103. }
  104. return ESP_OK;
  105. }
  106. esp_err_t gpio_pulldown_dis(gpio_num_t gpio_num)
  107. {
  108. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  109. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  110. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  111. gpio_hal_pulldown_dis(gpio_context.gpio_hal, gpio_num);
  112. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  113. } else {
  114. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  115. rtc_gpio_pulldown_dis(gpio_num);
  116. #else
  117. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  118. #endif
  119. }
  120. return ESP_OK;
  121. }
  122. esp_err_t gpio_set_intr_type(gpio_num_t gpio_num, gpio_int_type_t intr_type)
  123. {
  124. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  125. GPIO_CHECK(intr_type < GPIO_INTR_MAX, "GPIO interrupt type error", ESP_ERR_INVALID_ARG);
  126. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  127. gpio_hal_set_intr_type(gpio_context.gpio_hal, gpio_num, intr_type);
  128. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  129. return ESP_OK;
  130. }
  131. static esp_err_t gpio_intr_enable_on_core(gpio_num_t gpio_num, uint32_t core_id)
  132. {
  133. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  134. gpio_hal_intr_enable_on_core(gpio_context.gpio_hal, gpio_num, core_id);
  135. return ESP_OK;
  136. }
  137. esp_err_t gpio_intr_enable(gpio_num_t gpio_num)
  138. {
  139. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  140. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  141. if(gpio_context.isr_core_id == GPIO_ISR_CORE_ID_UNINIT) {
  142. gpio_context.isr_core_id = xPortGetCoreID();
  143. }
  144. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  145. return gpio_intr_enable_on_core (gpio_num, gpio_context.isr_core_id);
  146. }
  147. esp_err_t gpio_intr_disable(gpio_num_t gpio_num)
  148. {
  149. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  150. gpio_hal_intr_disable(gpio_context.gpio_hal, gpio_num);
  151. return ESP_OK;
  152. }
  153. static esp_err_t gpio_input_disable(gpio_num_t gpio_num)
  154. {
  155. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  156. gpio_hal_input_disable(gpio_context.gpio_hal, gpio_num);
  157. return ESP_OK;
  158. }
  159. static esp_err_t gpio_input_enable(gpio_num_t gpio_num)
  160. {
  161. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  162. gpio_hal_input_enable(gpio_context.gpio_hal, gpio_num);
  163. return ESP_OK;
  164. }
  165. static esp_err_t gpio_output_disable(gpio_num_t gpio_num)
  166. {
  167. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  168. gpio_hal_output_disable(gpio_context.gpio_hal, gpio_num);
  169. return ESP_OK;
  170. }
  171. static esp_err_t gpio_output_enable(gpio_num_t gpio_num)
  172. {
  173. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO output gpio_num error", ESP_ERR_INVALID_ARG);
  174. gpio_hal_output_enable(gpio_context.gpio_hal, gpio_num);
  175. esp_rom_gpio_connect_out_signal(gpio_num, SIG_GPIO_OUT_IDX, false, false);
  176. return ESP_OK;
  177. }
  178. static esp_err_t gpio_od_disable(gpio_num_t gpio_num)
  179. {
  180. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  181. gpio_hal_od_disable(gpio_context.gpio_hal, gpio_num);
  182. return ESP_OK;
  183. }
  184. static esp_err_t gpio_od_enable(gpio_num_t gpio_num)
  185. {
  186. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  187. gpio_hal_od_enable(gpio_context.gpio_hal, gpio_num);
  188. return ESP_OK;
  189. }
  190. esp_err_t gpio_set_level(gpio_num_t gpio_num, uint32_t level)
  191. {
  192. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO output gpio_num error", ESP_ERR_INVALID_ARG);
  193. gpio_hal_set_level(gpio_context.gpio_hal, gpio_num, level);
  194. return ESP_OK;
  195. }
  196. int gpio_get_level(gpio_num_t gpio_num)
  197. {
  198. return gpio_hal_get_level(gpio_context.gpio_hal, gpio_num);
  199. }
  200. esp_err_t gpio_set_pull_mode(gpio_num_t gpio_num, gpio_pull_mode_t pull)
  201. {
  202. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  203. GPIO_CHECK(pull <= GPIO_FLOATING, "GPIO pull mode error", ESP_ERR_INVALID_ARG);
  204. esp_err_t ret = ESP_OK;
  205. switch (pull) {
  206. case GPIO_PULLUP_ONLY:
  207. gpio_pulldown_dis(gpio_num);
  208. gpio_pullup_en(gpio_num);
  209. break;
  210. case GPIO_PULLDOWN_ONLY:
  211. gpio_pulldown_en(gpio_num);
  212. gpio_pullup_dis(gpio_num);
  213. break;
  214. case GPIO_PULLUP_PULLDOWN:
  215. gpio_pulldown_en(gpio_num);
  216. gpio_pullup_en(gpio_num);
  217. break;
  218. case GPIO_FLOATING:
  219. gpio_pulldown_dis(gpio_num);
  220. gpio_pullup_dis(gpio_num);
  221. break;
  222. default:
  223. ESP_LOGE(GPIO_TAG, "Unknown pull up/down mode,gpio_num=%u,pull=%u", gpio_num, pull);
  224. ret = ESP_ERR_INVALID_ARG;
  225. break;
  226. }
  227. return ret;
  228. }
  229. esp_err_t gpio_set_direction(gpio_num_t gpio_num, gpio_mode_t mode)
  230. {
  231. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  232. if ((GPIO_IS_VALID_OUTPUT_GPIO(gpio_num) != true) && (mode & GPIO_MODE_DEF_OUTPUT)) {
  233. ESP_LOGE(GPIO_TAG, "io_num=%d can only be input", gpio_num);
  234. return ESP_ERR_INVALID_ARG;
  235. }
  236. esp_err_t ret = ESP_OK;
  237. if (mode & GPIO_MODE_DEF_INPUT) {
  238. gpio_input_enable(gpio_num);
  239. } else {
  240. gpio_input_disable(gpio_num);
  241. }
  242. if (mode & GPIO_MODE_DEF_OUTPUT) {
  243. gpio_output_enable(gpio_num);
  244. } else {
  245. gpio_output_disable(gpio_num);
  246. }
  247. if (mode & GPIO_MODE_DEF_OD) {
  248. gpio_od_enable(gpio_num);
  249. } else {
  250. gpio_od_disable(gpio_num);
  251. }
  252. return ret;
  253. }
  254. esp_err_t gpio_config(const gpio_config_t *pGPIOConfig)
  255. {
  256. uint64_t gpio_pin_mask = (pGPIOConfig->pin_bit_mask);
  257. uint32_t io_reg = 0;
  258. uint32_t io_num = 0;
  259. uint8_t input_en = 0;
  260. uint8_t output_en = 0;
  261. uint8_t od_en = 0;
  262. uint8_t pu_en = 0;
  263. uint8_t pd_en = 0;
  264. if (pGPIOConfig->pin_bit_mask == 0 ||
  265. pGPIOConfig->pin_bit_mask & ~SOC_GPIO_VALID_GPIO_MASK) {
  266. ESP_LOGE(GPIO_TAG, "GPIO_PIN mask error ");
  267. return ESP_ERR_INVALID_ARG;
  268. }
  269. if (pGPIOConfig->mode & GPIO_MODE_DEF_OUTPUT &&
  270. pGPIOConfig->pin_bit_mask & ~SOC_GPIO_VALID_OUTPUT_GPIO_MASK) {
  271. ESP_LOGE(GPIO_TAG, "GPIO can only be used as input mode");
  272. return ESP_ERR_INVALID_ARG;
  273. }
  274. do {
  275. io_reg = GPIO_PIN_MUX_REG[io_num];
  276. if (((gpio_pin_mask >> io_num) & BIT(0))) {
  277. assert(io_reg != (intptr_t)NULL);
  278. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  279. if (rtc_gpio_is_valid_gpio(io_num)) {
  280. rtc_gpio_deinit(io_num);
  281. }
  282. #endif
  283. if ((pGPIOConfig->mode) & GPIO_MODE_DEF_INPUT) {
  284. input_en = 1;
  285. gpio_input_enable(io_num);
  286. } else {
  287. gpio_input_disable(io_num);
  288. }
  289. if ((pGPIOConfig->mode) & GPIO_MODE_DEF_OD) {
  290. od_en = 1;
  291. gpio_od_enable(io_num);
  292. } else {
  293. gpio_od_disable(io_num);
  294. }
  295. if ((pGPIOConfig->mode) & GPIO_MODE_DEF_OUTPUT) {
  296. output_en = 1;
  297. gpio_output_enable(io_num);
  298. } else {
  299. gpio_output_disable(io_num);
  300. }
  301. if (pGPIOConfig->pull_up_en) {
  302. pu_en = 1;
  303. gpio_pullup_en(io_num);
  304. } else {
  305. gpio_pullup_dis(io_num);
  306. }
  307. if (pGPIOConfig->pull_down_en) {
  308. pd_en = 1;
  309. gpio_pulldown_en(io_num);
  310. } else {
  311. gpio_pulldown_dis(io_num);
  312. }
  313. ESP_LOGI(GPIO_TAG, "GPIO[%d]| InputEn: %d| OutputEn: %d| OpenDrain: %d| Pullup: %d| Pulldown: %d| Intr:%d ", io_num, input_en, output_en, od_en, pu_en, pd_en, pGPIOConfig->intr_type);
  314. gpio_set_intr_type(io_num, pGPIOConfig->intr_type);
  315. if (pGPIOConfig->intr_type) {
  316. gpio_intr_enable(io_num);
  317. } else {
  318. gpio_intr_disable(io_num);
  319. }
  320. /* By default, all the pins have to be configured as GPIO pins. */
  321. gpio_hal_iomux_func_sel(io_reg, PIN_FUNC_GPIO);
  322. }
  323. io_num++;
  324. } while (io_num < GPIO_PIN_COUNT);
  325. return ESP_OK;
  326. }
  327. esp_err_t gpio_reset_pin(gpio_num_t gpio_num)
  328. {
  329. assert(GPIO_IS_VALID_GPIO(gpio_num));
  330. gpio_config_t cfg = {
  331. .pin_bit_mask = BIT64(gpio_num),
  332. .mode = GPIO_MODE_DISABLE,
  333. //for powersave reasons, the GPIO should not be floating, select pullup
  334. .pull_up_en = true,
  335. .pull_down_en = false,
  336. .intr_type = GPIO_INTR_DISABLE,
  337. };
  338. gpio_config(&cfg);
  339. return ESP_OK;
  340. }
  341. static inline void IRAM_ATTR gpio_isr_loop(uint32_t status, const uint32_t gpio_num_start)
  342. {
  343. while (status) {
  344. int nbit = __builtin_ffs(status) - 1;
  345. status &= ~(1 << nbit);
  346. int gpio_num = gpio_num_start + nbit;
  347. if (gpio_context.gpio_isr_func[gpio_num].fn != NULL) {
  348. gpio_context.gpio_isr_func[gpio_num].fn(gpio_context.gpio_isr_func[gpio_num].args);
  349. }
  350. }
  351. }
  352. static void IRAM_ATTR gpio_intr_service(void *arg)
  353. {
  354. //GPIO intr process
  355. if (gpio_context.gpio_isr_func == NULL) {
  356. return;
  357. }
  358. //read status to get interrupt status for GPIO0-31
  359. uint32_t gpio_intr_status;
  360. gpio_hal_get_intr_status(gpio_context.gpio_hal, gpio_context.isr_core_id, &gpio_intr_status);
  361. if (gpio_intr_status) {
  362. gpio_isr_loop(gpio_intr_status, 0);
  363. gpio_hal_clear_intr_status(gpio_context.gpio_hal, gpio_intr_status);
  364. }
  365. //read status1 to get interrupt status for GPIO32-39
  366. uint32_t gpio_intr_status_h;
  367. gpio_hal_get_intr_status_high(gpio_context.gpio_hal, gpio_context.isr_core_id, &gpio_intr_status_h);
  368. if (gpio_intr_status_h) {
  369. gpio_isr_loop(gpio_intr_status_h, 32);
  370. gpio_hal_clear_intr_status_high(gpio_context.gpio_hal, gpio_intr_status_h);
  371. }
  372. }
  373. esp_err_t gpio_install_isr_service(int intr_alloc_flags)
  374. {
  375. GPIO_CHECK(gpio_context.gpio_isr_func == NULL, "GPIO isr service already installed", ESP_ERR_INVALID_STATE);
  376. esp_err_t ret;
  377. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  378. gpio_context.gpio_isr_func = (gpio_isr_func_t *) calloc(GPIO_NUM_MAX, sizeof(gpio_isr_func_t));
  379. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  380. if (gpio_context.gpio_isr_func == NULL) {
  381. ret = ESP_ERR_NO_MEM;
  382. } else {
  383. ret = gpio_isr_register(gpio_intr_service, NULL, intr_alloc_flags, &gpio_context.gpio_isr_handle);
  384. }
  385. return ret;
  386. }
  387. esp_err_t gpio_isr_handler_add(gpio_num_t gpio_num, gpio_isr_t isr_handler, void *args)
  388. {
  389. GPIO_CHECK(gpio_context.gpio_isr_func != NULL, "GPIO isr service is not installed, call gpio_install_isr_service() first", ESP_ERR_INVALID_STATE);
  390. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  391. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  392. gpio_intr_disable(gpio_num);
  393. if (gpio_context.gpio_isr_func) {
  394. gpio_context.gpio_isr_func[gpio_num].fn = isr_handler;
  395. gpio_context.gpio_isr_func[gpio_num].args = args;
  396. }
  397. gpio_intr_enable_on_core (gpio_num, esp_intr_get_cpu(gpio_context.gpio_isr_handle));
  398. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  399. return ESP_OK;
  400. }
  401. esp_err_t gpio_isr_handler_remove(gpio_num_t gpio_num)
  402. {
  403. GPIO_CHECK(gpio_context.gpio_isr_func != NULL, "GPIO isr service is not installed, call gpio_install_isr_service() first", ESP_ERR_INVALID_STATE);
  404. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  405. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  406. gpio_intr_disable(gpio_num);
  407. if (gpio_context.gpio_isr_func) {
  408. gpio_context.gpio_isr_func[gpio_num].fn = NULL;
  409. gpio_context.gpio_isr_func[gpio_num].args = NULL;
  410. }
  411. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  412. return ESP_OK;
  413. }
  414. void gpio_uninstall_isr_service(void)
  415. {
  416. gpio_isr_func_t *gpio_isr_func_free = NULL;
  417. gpio_isr_handle_t gpio_isr_handle_free = NULL;
  418. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  419. if (gpio_context.gpio_isr_func == NULL) {
  420. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  421. return;
  422. }
  423. gpio_isr_func_free = gpio_context.gpio_isr_func;
  424. gpio_context.gpio_isr_func = NULL;
  425. gpio_isr_handle_free = gpio_context.gpio_isr_handle;
  426. gpio_context.gpio_isr_handle = NULL;
  427. gpio_context.isr_core_id = GPIO_ISR_CORE_ID_UNINIT;
  428. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  429. esp_intr_free(gpio_isr_handle_free);
  430. free(gpio_isr_func_free);
  431. return;
  432. }
  433. static void gpio_isr_register_on_core_static(void *param)
  434. {
  435. gpio_isr_alloc_t *p = (gpio_isr_alloc_t *)param;
  436. //We need to check the return value.
  437. p->ret = esp_intr_alloc(p->source, p->intr_alloc_flags, p->fn, p->arg, p->handle);
  438. }
  439. esp_err_t gpio_isr_register(void (*fn)(void *), void *arg, int intr_alloc_flags, gpio_isr_handle_t *handle)
  440. {
  441. GPIO_CHECK(fn, "GPIO ISR null", ESP_ERR_INVALID_ARG);
  442. gpio_isr_alloc_t p;
  443. p.source = ETS_GPIO_INTR_SOURCE;
  444. p.intr_alloc_flags = intr_alloc_flags;
  445. p.fn = fn;
  446. p.arg = arg;
  447. p.handle = handle;
  448. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  449. if(gpio_context.isr_core_id == GPIO_ISR_CORE_ID_UNINIT) {
  450. gpio_context.isr_core_id = xPortGetCoreID();
  451. }
  452. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  453. esp_err_t ret;
  454. #if CONFIG_FREERTOS_UNICORE
  455. gpio_isr_register_on_core_static(&p);
  456. ret = ESP_OK;
  457. #else /* CONFIG_FREERTOS_UNICORE */
  458. ret = esp_ipc_call_blocking(gpio_context.isr_core_id, gpio_isr_register_on_core_static, (void *)&p);
  459. #endif /* !CONFIG_FREERTOS_UNICORE */
  460. if (ret != ESP_OK) {
  461. ESP_LOGE(GPIO_TAG, "esp_ipc_call_blocking failed (0x%x)", ret);
  462. return ESP_ERR_NOT_FOUND;
  463. }
  464. if (p.ret != ESP_OK) {
  465. ESP_LOGE(GPIO_TAG, "esp_intr_alloc failed (0x%x)", p.ret);
  466. return ESP_ERR_NOT_FOUND;
  467. }
  468. return ESP_OK;
  469. }
  470. esp_err_t gpio_wakeup_enable(gpio_num_t gpio_num, gpio_int_type_t intr_type)
  471. {
  472. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  473. esp_err_t ret = ESP_OK;
  474. if ((intr_type == GPIO_INTR_LOW_LEVEL) || (intr_type == GPIO_INTR_HIGH_LEVEL)) {
  475. #if SOC_RTCIO_WAKE_SUPPORTED
  476. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  477. ret = rtc_gpio_wakeup_enable(gpio_num, intr_type);
  478. }
  479. #endif
  480. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  481. gpio_hal_set_intr_type(gpio_context.gpio_hal, gpio_num, intr_type);
  482. gpio_hal_wakeup_enable(gpio_context.gpio_hal, gpio_num);
  483. #if SOC_GPIO_SUPPORT_SLP_SWITCH && CONFIG_ESP_SLEEP_GPIO_RESET_WORKAROUND
  484. gpio_hal_sleep_sel_dis(gpio_context.gpio_hal, gpio_num);
  485. #endif
  486. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  487. } else {
  488. ESP_LOGE(GPIO_TAG, "GPIO wakeup only supports level mode, but edge mode set. gpio_num:%u", gpio_num);
  489. ret = ESP_ERR_INVALID_ARG;
  490. }
  491. return ret;
  492. }
  493. esp_err_t gpio_wakeup_disable(gpio_num_t gpio_num)
  494. {
  495. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  496. esp_err_t ret = ESP_OK;
  497. #if SOC_RTCIO_WAKE_SUPPORTED
  498. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  499. ret = rtc_gpio_wakeup_disable(gpio_num);
  500. }
  501. #endif
  502. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  503. gpio_hal_wakeup_disable(gpio_context.gpio_hal, gpio_num);
  504. #if SOC_GPIO_SUPPORT_SLP_SWITCH && CONFIG_ESP_SLEEP_GPIO_RESET_WORKAROUND
  505. gpio_hal_sleep_sel_en(gpio_context.gpio_hal, gpio_num);
  506. #endif
  507. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  508. return ret;
  509. }
  510. esp_err_t gpio_set_drive_capability(gpio_num_t gpio_num, gpio_drive_cap_t strength)
  511. {
  512. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  513. GPIO_CHECK(strength < GPIO_DRIVE_CAP_MAX, "GPIO drive capability error", ESP_ERR_INVALID_ARG);
  514. esp_err_t ret = ESP_OK;
  515. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  516. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  517. gpio_hal_set_drive_capability(gpio_context.gpio_hal, gpio_num, strength);
  518. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  519. } else {
  520. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  521. ret = rtc_gpio_set_drive_capability(gpio_num, strength);
  522. #else
  523. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  524. #endif
  525. }
  526. return ret;
  527. }
  528. esp_err_t gpio_get_drive_capability(gpio_num_t gpio_num, gpio_drive_cap_t *strength)
  529. {
  530. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  531. GPIO_CHECK(strength != NULL, "GPIO drive capability pointer error", ESP_ERR_INVALID_ARG);
  532. esp_err_t ret = ESP_OK;
  533. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  534. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  535. gpio_hal_get_drive_capability(gpio_context.gpio_hal, gpio_num, strength);
  536. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  537. } else {
  538. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  539. ret = rtc_gpio_get_drive_capability(gpio_num, strength);
  540. #else
  541. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  542. #endif
  543. }
  544. return ret;
  545. }
  546. esp_err_t gpio_hold_en(gpio_num_t gpio_num)
  547. {
  548. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "Only output-capable GPIO support this function", ESP_ERR_NOT_SUPPORTED);
  549. int ret = ESP_OK;
  550. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  551. #if SOC_RTCIO_HOLD_SUPPORTED
  552. ret = rtc_gpio_hold_en(gpio_num);
  553. #endif
  554. } else if (GPIO_HOLD_MASK[gpio_num]) {
  555. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  556. gpio_hal_hold_en(gpio_context.gpio_hal, gpio_num);
  557. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  558. } else {
  559. ret = ESP_ERR_NOT_SUPPORTED;
  560. }
  561. return ret;
  562. }
  563. esp_err_t gpio_hold_dis(gpio_num_t gpio_num)
  564. {
  565. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "Only output-capable GPIO support this function", ESP_ERR_NOT_SUPPORTED);
  566. int ret = ESP_OK;
  567. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  568. #if SOC_RTCIO_HOLD_SUPPORTED
  569. ret = rtc_gpio_hold_dis(gpio_num);
  570. #endif
  571. }else if (GPIO_HOLD_MASK[gpio_num]) {
  572. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  573. gpio_hal_hold_dis(gpio_context.gpio_hal, gpio_num);
  574. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  575. } else {
  576. ret = ESP_ERR_NOT_SUPPORTED;
  577. }
  578. return ret;
  579. }
  580. void gpio_deep_sleep_hold_en(void)
  581. {
  582. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  583. gpio_hal_deep_sleep_hold_en(gpio_context.gpio_hal);
  584. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  585. }
  586. void gpio_deep_sleep_hold_dis(void)
  587. {
  588. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  589. gpio_hal_deep_sleep_hold_dis(gpio_context.gpio_hal);
  590. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  591. }
  592. #if SOC_GPIO_SUPPORT_FORCE_HOLD
  593. esp_err_t gpio_force_hold_all()
  594. {
  595. #if SOC_RTCIO_HOLD_SUPPORTED
  596. rtc_gpio_force_hold_all();
  597. #endif
  598. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  599. gpio_hal_force_hold_all();
  600. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  601. return ESP_OK;
  602. }
  603. esp_err_t gpio_force_unhold_all()
  604. {
  605. #if SOC_RTCIO_HOLD_SUPPORTED
  606. rtc_gpio_force_hold_dis_all();
  607. #endif
  608. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  609. gpio_hal_force_unhold_all();
  610. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  611. return ESP_OK;
  612. }
  613. #endif
  614. void gpio_iomux_in(uint32_t gpio, uint32_t signal_idx)
  615. {
  616. gpio_hal_iomux_in(gpio_context.gpio_hal, gpio, signal_idx);
  617. }
  618. void gpio_iomux_out(uint8_t gpio_num, int func, bool oen_inv)
  619. {
  620. gpio_hal_iomux_out(gpio_context.gpio_hal, gpio_num, func, (uint32_t)oen_inv);
  621. }
  622. #if SOC_GPIO_SUPPORT_SLP_SWITCH
  623. static esp_err_t gpio_sleep_pullup_en(gpio_num_t gpio_num)
  624. {
  625. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  626. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  627. gpio_hal_sleep_pullup_en(gpio_context.gpio_hal, gpio_num);
  628. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  629. return ESP_OK;
  630. }
  631. static esp_err_t gpio_sleep_pullup_dis(gpio_num_t gpio_num)
  632. {
  633. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  634. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  635. gpio_hal_sleep_pullup_dis(gpio_context.gpio_hal, gpio_num);
  636. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  637. return ESP_OK;
  638. }
  639. static esp_err_t gpio_sleep_pulldown_en(gpio_num_t gpio_num)
  640. {
  641. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  642. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  643. gpio_hal_sleep_pulldown_en(gpio_context.gpio_hal, gpio_num);
  644. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  645. return ESP_OK;
  646. }
  647. static esp_err_t gpio_sleep_pulldown_dis(gpio_num_t gpio_num)
  648. {
  649. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  650. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  651. gpio_hal_sleep_pulldown_dis(gpio_context.gpio_hal, gpio_num);
  652. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  653. return ESP_OK;
  654. }
  655. static esp_err_t gpio_sleep_input_disable(gpio_num_t gpio_num)
  656. {
  657. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  658. gpio_hal_sleep_input_disable(gpio_context.gpio_hal, gpio_num);
  659. return ESP_OK;
  660. }
  661. static esp_err_t gpio_sleep_input_enable(gpio_num_t gpio_num)
  662. {
  663. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  664. gpio_hal_sleep_input_enable(gpio_context.gpio_hal, gpio_num);
  665. return ESP_OK;
  666. }
  667. static esp_err_t gpio_sleep_output_disable(gpio_num_t gpio_num)
  668. {
  669. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  670. gpio_hal_sleep_output_disable(gpio_context.gpio_hal, gpio_num);
  671. return ESP_OK;
  672. }
  673. static esp_err_t gpio_sleep_output_enable(gpio_num_t gpio_num)
  674. {
  675. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO output gpio_num error", ESP_ERR_INVALID_ARG);
  676. gpio_hal_sleep_output_enable(gpio_context.gpio_hal, gpio_num);
  677. return ESP_OK;
  678. }
  679. esp_err_t gpio_sleep_set_direction(gpio_num_t gpio_num, gpio_mode_t mode)
  680. {
  681. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  682. if ((GPIO_IS_VALID_OUTPUT_GPIO(gpio_num) != true) && (mode & GPIO_MODE_DEF_OUTPUT)) {
  683. ESP_LOGE(GPIO_TAG, "io_num=%d can only be input", gpio_num);
  684. return ESP_ERR_INVALID_ARG;
  685. }
  686. esp_err_t ret = ESP_OK;
  687. if (mode & GPIO_MODE_DEF_INPUT) {
  688. gpio_sleep_input_enable(gpio_num);
  689. } else {
  690. gpio_sleep_input_disable(gpio_num);
  691. }
  692. if (mode & GPIO_MODE_DEF_OUTPUT) {
  693. gpio_sleep_output_enable(gpio_num);
  694. } else {
  695. gpio_sleep_output_disable(gpio_num);
  696. }
  697. return ret;
  698. }
  699. esp_err_t gpio_sleep_set_pull_mode(gpio_num_t gpio_num, gpio_pull_mode_t pull)
  700. {
  701. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  702. GPIO_CHECK(pull <= GPIO_FLOATING, "GPIO pull mode error", ESP_ERR_INVALID_ARG);
  703. esp_err_t ret = ESP_OK;
  704. switch (pull) {
  705. case GPIO_PULLUP_ONLY:
  706. gpio_sleep_pulldown_dis(gpio_num);
  707. gpio_sleep_pullup_en(gpio_num);
  708. break;
  709. case GPIO_PULLDOWN_ONLY:
  710. gpio_sleep_pulldown_en(gpio_num);
  711. gpio_sleep_pullup_dis(gpio_num);
  712. break;
  713. case GPIO_PULLUP_PULLDOWN:
  714. gpio_sleep_pulldown_en(gpio_num);
  715. gpio_sleep_pullup_en(gpio_num);
  716. break;
  717. case GPIO_FLOATING:
  718. gpio_sleep_pulldown_dis(gpio_num);
  719. gpio_sleep_pullup_dis(gpio_num);
  720. break;
  721. default:
  722. ESP_LOGE(GPIO_TAG, "Unknown pull up/down mode,gpio_num=%u,pull=%u", gpio_num, pull);
  723. ret = ESP_ERR_INVALID_ARG;
  724. break;
  725. }
  726. return ret;
  727. }
  728. esp_err_t gpio_sleep_sel_en(gpio_num_t gpio_num)
  729. {
  730. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  731. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  732. gpio_hal_sleep_sel_en(gpio_context.gpio_hal, gpio_num);
  733. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  734. return ESP_OK;
  735. }
  736. esp_err_t gpio_sleep_sel_dis(gpio_num_t gpio_num)
  737. {
  738. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  739. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  740. gpio_hal_sleep_sel_dis(gpio_context.gpio_hal, gpio_num);
  741. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  742. return ESP_OK;
  743. }
  744. #if CONFIG_GPIO_ESP32_SUPPORT_SWITCH_SLP_PULL
  745. esp_err_t gpio_sleep_pupd_config_apply(gpio_num_t gpio_num)
  746. {
  747. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  748. gpio_hal_sleep_pupd_config_apply(gpio_context.gpio_hal, gpio_num);
  749. return ESP_OK;
  750. }
  751. esp_err_t gpio_sleep_pupd_config_unapply(gpio_num_t gpio_num)
  752. {
  753. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  754. gpio_hal_sleep_pupd_config_unapply(gpio_context.gpio_hal, gpio_num);
  755. return ESP_OK;
  756. }
  757. #endif // CONFIG_GPIO_ESP32_SUPPORT_SWITCH_SLP_PULL
  758. #endif // SOC_GPIO_SUPPORT_SLP_SWITCH
  759. #if SOC_GPIO_SUPPORT_DEEPSLEEP_WAKEUP
  760. esp_err_t gpio_deep_sleep_wakeup_enable(gpio_num_t gpio_num, gpio_int_type_t intr_type)
  761. {
  762. if (!gpio_hal_is_valid_deepsleep_wakeup_gpio(gpio_num)) {
  763. ESP_LOGE(GPIO_TAG, "GPIO %d does not support deep sleep wakeup", gpio_num);
  764. return ESP_ERR_INVALID_ARG;
  765. }
  766. if ((intr_type != GPIO_INTR_LOW_LEVEL) && (intr_type != GPIO_INTR_HIGH_LEVEL)) {
  767. ESP_LOGE(GPIO_TAG, "GPIO wakeup only supports level mode, but edge mode set. gpio_num:%u", gpio_num);
  768. return ESP_ERR_INVALID_ARG;
  769. }
  770. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  771. gpio_hal_deepsleep_wakeup_enable(gpio_context.gpio_hal, gpio_num, intr_type);
  772. #if SOC_GPIO_SUPPORT_SLP_SWITCH && CONFIG_ESP_SLEEP_GPIO_RESET_WORKAROUND
  773. gpio_hal_sleep_sel_dis(gpio_context.gpio_hal, gpio_num);
  774. #endif
  775. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  776. return ESP_OK;
  777. }
  778. esp_err_t gpio_deep_sleep_wakeup_disable(gpio_num_t gpio_num)
  779. {
  780. if (!gpio_hal_is_valid_deepsleep_wakeup_gpio(gpio_num)) {
  781. ESP_LOGE(GPIO_TAG, "GPIO %d does not support deep sleep wakeup", gpio_num);
  782. return ESP_ERR_INVALID_ARG;
  783. }
  784. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  785. gpio_hal_deepsleep_wakeup_disable(gpio_context.gpio_hal, gpio_num);
  786. #if SOC_GPIO_SUPPORT_SLP_SWITCH && CONFIG_ESP_SLEEP_GPIO_RESET_WORKAROUND
  787. gpio_hal_sleep_sel_en(gpio_context.gpio_hal, gpio_num);
  788. #endif
  789. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  790. return ESP_OK;
  791. }
  792. #endif // SOC_GPIO_SUPPORT_DEEPSLEEP_WAKEUP