gpio_periph.c 1.5 KB

1234567891011121314151617181920212223242526272829303132333435363738394041424344454647484950515253545556575859
  1. /*
  2. * SPDX-FileCopyrightText: 2020-2022 Espressif Systems (Shanghai) CO LTD
  3. *
  4. * SPDX-License-Identifier: Apache-2.0
  5. */
  6. #include "soc/gpio_periph.h"
  7. const uint32_t GPIO_PIN_MUX_REG[] = {
  8. IO_MUX_GPIO0_REG,
  9. IO_MUX_GPIO1_REG,
  10. IO_MUX_GPIO2_REG,
  11. IO_MUX_GPIO3_REG,
  12. IO_MUX_GPIO4_REG,
  13. IO_MUX_GPIO5_REG,
  14. IO_MUX_GPIO6_REG,
  15. IO_MUX_GPIO7_REG,
  16. IO_MUX_GPIO8_REG,
  17. IO_MUX_GPIO9_REG,
  18. IO_MUX_GPIO10_REG,
  19. IO_MUX_GPIO11_REG,
  20. IO_MUX_GPIO12_REG,
  21. IO_MUX_GPIO13_REG,
  22. IO_MUX_GPIO14_REG,
  23. IO_MUX_GPIO15_REG,
  24. IO_MUX_GPIO16_REG,
  25. IO_MUX_GPIO17_REG,
  26. IO_MUX_GPIO18_REG,
  27. IO_MUX_GPIO19_REG,
  28. IO_MUX_GPIO20_REG,
  29. };
  30. _Static_assert(sizeof(GPIO_PIN_MUX_REG) == SOC_GPIO_PIN_COUNT * sizeof(uint32_t), "Invalid size of GPIO_PIN_MUX_REG");
  31. const uint32_t GPIO_HOLD_MASK[] = {
  32. BIT(0), //GPIO0
  33. BIT(1), //GPIO1
  34. BIT(2), //GPIO2
  35. BIT(3), //GPIO3
  36. BIT(4), //GPIO4
  37. BIT(5), //GPIO5
  38. BIT(6), //GPIO6
  39. BIT(7), //GPIO7
  40. BIT(8), //GPIO8
  41. BIT(9), //GPIO9
  42. BIT(10), //GPIO10
  43. BIT(11), //GPIO11
  44. BIT(12), //GPIO12
  45. BIT(13), //GPIO13
  46. BIT(14), //GPIO14
  47. BIT(15), //GPIO15
  48. BIT(16), //GPIO16
  49. BIT(17), //GPIO17
  50. BIT(18), //GPIO18
  51. BIT(19), //GPIO19
  52. BIT(20), //GPIO20
  53. };
  54. _Static_assert(sizeof(GPIO_HOLD_MASK) == SOC_GPIO_PIN_COUNT * sizeof(uint32_t), "Invalid size of GPIO_HOLD_MASK");