gpio.c 29 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720721722723724725726727728729730731732733734735736737738739740741742743744745746747748749750751752753754755756757758759760761762763764765766767768769770771772773774775776777778779780781782783784785786787788789790791792793794795796797798799800801802803804805806807808809810811812813814815816817818819820821822823824825826827828829830831832833834835836837838839840841842843844845846847848849850851852853854855856857858859860861862863864865866867868869870871872873874875876877878879880881882883884885886887888889890891892893894895896897898899900901902903904905906907908909910911912913914915916917918919920921922923
  1. /*
  2. * SPDX-FileCopyrightText: 2015-2021 Espressif Systems (Shanghai) CO LTD
  3. *
  4. * SPDX-License-Identifier: Apache-2.0
  5. */
  6. #include <esp_types.h>
  7. #include "esp_err.h"
  8. #include "freertos/FreeRTOS.h"
  9. #include "driver/gpio.h"
  10. #include "driver/rtc_io.h"
  11. #include "soc/soc.h"
  12. #include "soc/periph_defs.h"
  13. #if !CONFIG_FREERTOS_UNICORE
  14. #include "esp_ipc.h"
  15. #endif
  16. #include "soc/soc_caps.h"
  17. #include "soc/gpio_periph.h"
  18. #include "esp_log.h"
  19. #include "esp_check.h"
  20. #include "hal/gpio_hal.h"
  21. #include "esp_rom_gpio.h"
  22. static const char *GPIO_TAG = "gpio";
  23. #define GPIO_CHECK(a, str, ret_val) ESP_RETURN_ON_FALSE(a, ret_val, GPIO_TAG, "%s", str)
  24. #define GPIO_ISR_CORE_ID_UNINIT (3)
  25. //default value for SOC_GPIO_SUPPORT_RTC_INDEPENDENT is 0
  26. #ifndef SOC_GPIO_SUPPORT_RTC_INDEPENDENT
  27. #define SOC_GPIO_SUPPORT_RTC_INDEPENDENT 0
  28. #endif
  29. typedef struct {
  30. gpio_isr_t fn; /*!< isr function */
  31. void *args; /*!< isr function args */
  32. } gpio_isr_func_t;
  33. // Used by the IPC call to register the interrupt service routine.
  34. typedef struct {
  35. int source; /*!< ISR source */
  36. int intr_alloc_flags; /*!< ISR alloc flag */
  37. void (*fn)(void*); /*!< ISR function */
  38. void *arg; /*!< ISR function args*/
  39. void *handle; /*!< ISR handle */
  40. esp_err_t ret;
  41. } gpio_isr_alloc_t;
  42. typedef struct {
  43. gpio_hal_context_t *gpio_hal;
  44. portMUX_TYPE gpio_spinlock;
  45. uint32_t isr_core_id;
  46. gpio_isr_func_t *gpio_isr_func;
  47. gpio_isr_handle_t gpio_isr_handle;
  48. } gpio_context_t;
  49. static gpio_hal_context_t _gpio_hal = {
  50. .dev = GPIO_HAL_GET_HW(GPIO_PORT_0)
  51. };
  52. static gpio_context_t gpio_context = {
  53. .gpio_hal = &_gpio_hal,
  54. .gpio_spinlock = portMUX_INITIALIZER_UNLOCKED,
  55. .isr_core_id = GPIO_ISR_CORE_ID_UNINIT,
  56. .gpio_isr_func = NULL,
  57. };
  58. esp_err_t gpio_pullup_en(gpio_num_t gpio_num)
  59. {
  60. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  61. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  62. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  63. gpio_hal_pullup_en(gpio_context.gpio_hal, gpio_num);
  64. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  65. } else {
  66. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  67. rtc_gpio_pullup_en(gpio_num);
  68. #else
  69. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  70. #endif
  71. }
  72. return ESP_OK;
  73. }
  74. esp_err_t gpio_pullup_dis(gpio_num_t gpio_num)
  75. {
  76. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  77. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  78. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  79. gpio_hal_pullup_dis(gpio_context.gpio_hal, gpio_num);
  80. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  81. } else {
  82. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  83. rtc_gpio_pullup_dis(gpio_num);
  84. #else
  85. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  86. #endif
  87. }
  88. return ESP_OK;
  89. }
  90. esp_err_t gpio_pulldown_en(gpio_num_t gpio_num)
  91. {
  92. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  93. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  94. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  95. gpio_hal_pulldown_en(gpio_context.gpio_hal, gpio_num);
  96. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  97. } else {
  98. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  99. rtc_gpio_pulldown_en(gpio_num);
  100. #else
  101. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  102. #endif
  103. }
  104. return ESP_OK;
  105. }
  106. esp_err_t gpio_pulldown_dis(gpio_num_t gpio_num)
  107. {
  108. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  109. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  110. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  111. gpio_hal_pulldown_dis(gpio_context.gpio_hal, gpio_num);
  112. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  113. } else {
  114. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  115. rtc_gpio_pulldown_dis(gpio_num);
  116. #else
  117. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  118. #endif
  119. }
  120. return ESP_OK;
  121. }
  122. esp_err_t gpio_set_intr_type(gpio_num_t gpio_num, gpio_int_type_t intr_type)
  123. {
  124. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  125. GPIO_CHECK(intr_type < GPIO_INTR_MAX, "GPIO interrupt type error", ESP_ERR_INVALID_ARG);
  126. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  127. gpio_hal_set_intr_type(gpio_context.gpio_hal, gpio_num, intr_type);
  128. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  129. return ESP_OK;
  130. }
  131. static esp_err_t gpio_intr_enable_on_core(gpio_num_t gpio_num, uint32_t core_id)
  132. {
  133. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  134. gpio_hal_intr_enable_on_core(gpio_context.gpio_hal, gpio_num, core_id);
  135. return ESP_OK;
  136. }
  137. esp_err_t gpio_intr_enable(gpio_num_t gpio_num)
  138. {
  139. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  140. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  141. if(gpio_context.isr_core_id == GPIO_ISR_CORE_ID_UNINIT) {
  142. gpio_context.isr_core_id = xPortGetCoreID();
  143. }
  144. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  145. return gpio_intr_enable_on_core (gpio_num, gpio_context.isr_core_id);
  146. }
  147. esp_err_t gpio_intr_disable(gpio_num_t gpio_num)
  148. {
  149. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  150. gpio_hal_intr_disable(gpio_context.gpio_hal, gpio_num);
  151. return ESP_OK;
  152. }
  153. static esp_err_t gpio_input_disable(gpio_num_t gpio_num)
  154. {
  155. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  156. gpio_hal_input_disable(gpio_context.gpio_hal, gpio_num);
  157. return ESP_OK;
  158. }
  159. static esp_err_t gpio_input_enable(gpio_num_t gpio_num)
  160. {
  161. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  162. gpio_hal_input_enable(gpio_context.gpio_hal, gpio_num);
  163. return ESP_OK;
  164. }
  165. static esp_err_t gpio_output_disable(gpio_num_t gpio_num)
  166. {
  167. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  168. gpio_hal_output_disable(gpio_context.gpio_hal, gpio_num);
  169. return ESP_OK;
  170. }
  171. static esp_err_t gpio_output_enable(gpio_num_t gpio_num)
  172. {
  173. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO output gpio_num error", ESP_ERR_INVALID_ARG);
  174. gpio_hal_output_enable(gpio_context.gpio_hal, gpio_num);
  175. esp_rom_gpio_connect_out_signal(gpio_num, SIG_GPIO_OUT_IDX, false, false);
  176. return ESP_OK;
  177. }
  178. static esp_err_t gpio_od_disable(gpio_num_t gpio_num)
  179. {
  180. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  181. gpio_hal_od_disable(gpio_context.gpio_hal, gpio_num);
  182. return ESP_OK;
  183. }
  184. static esp_err_t gpio_od_enable(gpio_num_t gpio_num)
  185. {
  186. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  187. gpio_hal_od_enable(gpio_context.gpio_hal, gpio_num);
  188. return ESP_OK;
  189. }
  190. esp_err_t gpio_set_level(gpio_num_t gpio_num, uint32_t level)
  191. {
  192. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO output gpio_num error", ESP_ERR_INVALID_ARG);
  193. gpio_hal_set_level(gpio_context.gpio_hal, gpio_num, level);
  194. return ESP_OK;
  195. }
  196. int gpio_get_level(gpio_num_t gpio_num)
  197. {
  198. return gpio_hal_get_level(gpio_context.gpio_hal, gpio_num);
  199. }
  200. esp_err_t gpio_set_pull_mode(gpio_num_t gpio_num, gpio_pull_mode_t pull)
  201. {
  202. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  203. GPIO_CHECK(pull <= GPIO_FLOATING, "GPIO pull mode error", ESP_ERR_INVALID_ARG);
  204. esp_err_t ret = ESP_OK;
  205. switch (pull) {
  206. case GPIO_PULLUP_ONLY:
  207. gpio_pulldown_dis(gpio_num);
  208. gpio_pullup_en(gpio_num);
  209. break;
  210. case GPIO_PULLDOWN_ONLY:
  211. gpio_pulldown_en(gpio_num);
  212. gpio_pullup_dis(gpio_num);
  213. break;
  214. case GPIO_PULLUP_PULLDOWN:
  215. gpio_pulldown_en(gpio_num);
  216. gpio_pullup_en(gpio_num);
  217. break;
  218. case GPIO_FLOATING:
  219. gpio_pulldown_dis(gpio_num);
  220. gpio_pullup_dis(gpio_num);
  221. break;
  222. default:
  223. ESP_LOGE(GPIO_TAG, "Unknown pull up/down mode,gpio_num=%u,pull=%u", gpio_num, pull);
  224. ret = ESP_ERR_INVALID_ARG;
  225. break;
  226. }
  227. return ret;
  228. }
  229. esp_err_t gpio_set_direction(gpio_num_t gpio_num, gpio_mode_t mode)
  230. {
  231. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  232. if ((GPIO_IS_VALID_OUTPUT_GPIO(gpio_num) != true) && (mode & GPIO_MODE_DEF_OUTPUT)) {
  233. ESP_LOGE(GPIO_TAG, "io_num=%d can only be input", gpio_num);
  234. return ESP_ERR_INVALID_ARG;
  235. }
  236. esp_err_t ret = ESP_OK;
  237. if (mode & GPIO_MODE_DEF_INPUT) {
  238. gpio_input_enable(gpio_num);
  239. } else {
  240. gpio_input_disable(gpio_num);
  241. }
  242. if (mode & GPIO_MODE_DEF_OUTPUT) {
  243. gpio_output_enable(gpio_num);
  244. } else {
  245. gpio_output_disable(gpio_num);
  246. }
  247. if (mode & GPIO_MODE_DEF_OD) {
  248. gpio_od_enable(gpio_num);
  249. } else {
  250. gpio_od_disable(gpio_num);
  251. }
  252. return ret;
  253. }
  254. esp_err_t gpio_config(const gpio_config_t *pGPIOConfig)
  255. {
  256. uint64_t gpio_pin_mask = (pGPIOConfig->pin_bit_mask);
  257. uint32_t io_reg = 0;
  258. uint32_t io_num = 0;
  259. uint8_t input_en = 0;
  260. uint8_t output_en = 0;
  261. uint8_t od_en = 0;
  262. uint8_t pu_en = 0;
  263. uint8_t pd_en = 0;
  264. if (pGPIOConfig->pin_bit_mask == 0 ||
  265. pGPIOConfig->pin_bit_mask & ~SOC_GPIO_VALID_GPIO_MASK) {
  266. ESP_LOGE(GPIO_TAG, "GPIO_PIN mask error ");
  267. return ESP_ERR_INVALID_ARG;
  268. }
  269. if (pGPIOConfig->mode & GPIO_MODE_DEF_OUTPUT &&
  270. pGPIOConfig->pin_bit_mask & ~SOC_GPIO_VALID_OUTPUT_GPIO_MASK) {
  271. ESP_LOGE(GPIO_TAG, "GPIO can only be used as input mode");
  272. return ESP_ERR_INVALID_ARG;
  273. }
  274. do {
  275. io_reg = GPIO_PIN_MUX_REG[io_num];
  276. if (((gpio_pin_mask >> io_num) & BIT(0))) {
  277. assert(io_reg != (intptr_t)NULL);
  278. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  279. if (rtc_gpio_is_valid_gpio(io_num)) {
  280. rtc_gpio_deinit(io_num);
  281. }
  282. #endif
  283. if ((pGPIOConfig->mode) & GPIO_MODE_DEF_INPUT) {
  284. input_en = 1;
  285. gpio_input_enable(io_num);
  286. } else {
  287. gpio_input_disable(io_num);
  288. }
  289. if ((pGPIOConfig->mode) & GPIO_MODE_DEF_OD) {
  290. od_en = 1;
  291. gpio_od_enable(io_num);
  292. } else {
  293. gpio_od_disable(io_num);
  294. }
  295. if ((pGPIOConfig->mode) & GPIO_MODE_DEF_OUTPUT) {
  296. output_en = 1;
  297. gpio_output_enable(io_num);
  298. } else {
  299. gpio_output_disable(io_num);
  300. }
  301. if (pGPIOConfig->pull_up_en) {
  302. pu_en = 1;
  303. gpio_pullup_en(io_num);
  304. } else {
  305. gpio_pullup_dis(io_num);
  306. }
  307. if (pGPIOConfig->pull_down_en) {
  308. pd_en = 1;
  309. gpio_pulldown_en(io_num);
  310. } else {
  311. gpio_pulldown_dis(io_num);
  312. }
  313. ESP_LOGI(GPIO_TAG, "GPIO[%d]| InputEn: %d| OutputEn: %d| OpenDrain: %d| Pullup: %d| Pulldown: %d| Intr:%d ", io_num, input_en, output_en, od_en, pu_en, pd_en, pGPIOConfig->intr_type);
  314. gpio_set_intr_type(io_num, pGPIOConfig->intr_type);
  315. if (pGPIOConfig->intr_type) {
  316. gpio_intr_enable(io_num);
  317. } else {
  318. gpio_intr_disable(io_num);
  319. }
  320. /* By default, all the pins have to be configured as GPIO pins. */
  321. gpio_hal_iomux_func_sel(io_reg, PIN_FUNC_GPIO);
  322. }
  323. io_num++;
  324. } while (io_num < GPIO_PIN_COUNT);
  325. return ESP_OK;
  326. }
  327. esp_err_t gpio_reset_pin(gpio_num_t gpio_num)
  328. {
  329. assert(gpio_num >= 0 && GPIO_IS_VALID_GPIO(gpio_num));
  330. gpio_config_t cfg = {
  331. .pin_bit_mask = BIT64(gpio_num),
  332. .mode = GPIO_MODE_DISABLE,
  333. //for powersave reasons, the GPIO should not be floating, select pullup
  334. .pull_up_en = true,
  335. .pull_down_en = false,
  336. .intr_type = GPIO_INTR_DISABLE,
  337. };
  338. gpio_config(&cfg);
  339. return ESP_OK;
  340. }
  341. static inline void IRAM_ATTR gpio_isr_loop(uint32_t status, const uint32_t gpio_num_start)
  342. {
  343. while (status) {
  344. int nbit = __builtin_ffs(status) - 1;
  345. status &= ~(1 << nbit);
  346. int gpio_num = gpio_num_start + nbit;
  347. if (gpio_context.gpio_isr_func[gpio_num].fn != NULL) {
  348. gpio_context.gpio_isr_func[gpio_num].fn(gpio_context.gpio_isr_func[gpio_num].args);
  349. }
  350. }
  351. }
  352. static void IRAM_ATTR gpio_intr_service(void *arg)
  353. {
  354. //GPIO intr process
  355. if (gpio_context.gpio_isr_func == NULL) {
  356. return;
  357. }
  358. //read status to get interrupt status for GPIO0-31
  359. uint32_t gpio_intr_status;
  360. gpio_hal_get_intr_status(gpio_context.gpio_hal, gpio_context.isr_core_id, &gpio_intr_status);
  361. if (gpio_intr_status) {
  362. gpio_isr_loop(gpio_intr_status, 0);
  363. gpio_hal_clear_intr_status(gpio_context.gpio_hal, gpio_intr_status);
  364. }
  365. //read status1 to get interrupt status for GPIO32-39
  366. uint32_t gpio_intr_status_h;
  367. gpio_hal_get_intr_status_high(gpio_context.gpio_hal, gpio_context.isr_core_id, &gpio_intr_status_h);
  368. if (gpio_intr_status_h) {
  369. gpio_isr_loop(gpio_intr_status_h, 32);
  370. gpio_hal_clear_intr_status_high(gpio_context.gpio_hal, gpio_intr_status_h);
  371. }
  372. }
  373. esp_err_t gpio_install_isr_service(int intr_alloc_flags)
  374. {
  375. GPIO_CHECK(gpio_context.gpio_isr_func == NULL, "GPIO isr service already installed", ESP_ERR_INVALID_STATE);
  376. esp_err_t ret;
  377. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  378. gpio_context.gpio_isr_func = (gpio_isr_func_t *) calloc(GPIO_NUM_MAX, sizeof(gpio_isr_func_t));
  379. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  380. if (gpio_context.gpio_isr_func == NULL) {
  381. ret = ESP_ERR_NO_MEM;
  382. } else {
  383. ret = gpio_isr_register(gpio_intr_service, NULL, intr_alloc_flags, &gpio_context.gpio_isr_handle);
  384. }
  385. return ret;
  386. }
  387. esp_err_t gpio_isr_handler_add(gpio_num_t gpio_num, gpio_isr_t isr_handler, void *args)
  388. {
  389. GPIO_CHECK(gpio_context.gpio_isr_func != NULL, "GPIO isr service is not installed, call gpio_install_isr_service() first", ESP_ERR_INVALID_STATE);
  390. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  391. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  392. gpio_intr_disable(gpio_num);
  393. if (gpio_context.gpio_isr_func) {
  394. gpio_context.gpio_isr_func[gpio_num].fn = isr_handler;
  395. gpio_context.gpio_isr_func[gpio_num].args = args;
  396. }
  397. gpio_intr_enable_on_core (gpio_num, esp_intr_get_cpu(gpio_context.gpio_isr_handle));
  398. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  399. return ESP_OK;
  400. }
  401. esp_err_t gpio_isr_handler_remove(gpio_num_t gpio_num)
  402. {
  403. GPIO_CHECK(gpio_context.gpio_isr_func != NULL, "GPIO isr service is not installed, call gpio_install_isr_service() first", ESP_ERR_INVALID_STATE);
  404. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  405. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  406. gpio_intr_disable(gpio_num);
  407. if (gpio_context.gpio_isr_func) {
  408. gpio_context.gpio_isr_func[gpio_num].fn = NULL;
  409. gpio_context.gpio_isr_func[gpio_num].args = NULL;
  410. }
  411. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  412. return ESP_OK;
  413. }
  414. void gpio_uninstall_isr_service(void)
  415. {
  416. if (gpio_context.gpio_isr_func == NULL) {
  417. return;
  418. }
  419. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  420. esp_intr_free(gpio_context.gpio_isr_handle);
  421. free(gpio_context.gpio_isr_func);
  422. gpio_context.gpio_isr_func = NULL;
  423. gpio_context.isr_core_id = GPIO_ISR_CORE_ID_UNINIT;
  424. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  425. return;
  426. }
  427. static void gpio_isr_register_on_core_static(void *param)
  428. {
  429. gpio_isr_alloc_t *p = (gpio_isr_alloc_t *)param;
  430. //We need to check the return value.
  431. p->ret = esp_intr_alloc(p->source, p->intr_alloc_flags, p->fn, p->arg, p->handle);
  432. }
  433. esp_err_t gpio_isr_register(void (*fn)(void *), void *arg, int intr_alloc_flags, gpio_isr_handle_t *handle)
  434. {
  435. GPIO_CHECK(fn, "GPIO ISR null", ESP_ERR_INVALID_ARG);
  436. gpio_isr_alloc_t p;
  437. p.source = ETS_GPIO_INTR_SOURCE;
  438. p.intr_alloc_flags = intr_alloc_flags;
  439. p.fn = fn;
  440. p.arg = arg;
  441. p.handle = handle;
  442. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  443. if(gpio_context.isr_core_id == GPIO_ISR_CORE_ID_UNINIT) {
  444. gpio_context.isr_core_id = xPortGetCoreID();
  445. }
  446. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  447. esp_err_t ret;
  448. #if CONFIG_FREERTOS_UNICORE
  449. gpio_isr_register_on_core_static(&p);
  450. ret = ESP_OK;
  451. #else /* CONFIG_FREERTOS_UNICORE */
  452. ret = esp_ipc_call_blocking(gpio_context.isr_core_id, gpio_isr_register_on_core_static, (void *)&p);
  453. #endif /* !CONFIG_FREERTOS_UNICORE */
  454. if(ret != ESP_OK || p.ret != ESP_OK) {
  455. return ESP_ERR_NOT_FOUND;
  456. }
  457. return ESP_OK;
  458. }
  459. esp_err_t gpio_wakeup_enable(gpio_num_t gpio_num, gpio_int_type_t intr_type)
  460. {
  461. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  462. esp_err_t ret = ESP_OK;
  463. if ((intr_type == GPIO_INTR_LOW_LEVEL) || (intr_type == GPIO_INTR_HIGH_LEVEL)) {
  464. #if SOC_RTCIO_WAKE_SUPPORTED
  465. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  466. ret = rtc_gpio_wakeup_enable(gpio_num, intr_type);
  467. }
  468. #endif
  469. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  470. gpio_hal_wakeup_enable(gpio_context.gpio_hal, gpio_num, intr_type);
  471. #if SOC_GPIO_SUPPORT_SLP_SWITCH && CONFIG_ESP32C3_LIGHTSLEEP_GPIO_RESET_WORKAROUND
  472. gpio_hal_sleep_sel_dis(gpio_context.gpio_hal, gpio_num);
  473. #endif
  474. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  475. } else {
  476. ESP_LOGE(GPIO_TAG, "GPIO wakeup only supports level mode, but edge mode set. gpio_num:%u", gpio_num);
  477. ret = ESP_ERR_INVALID_ARG;
  478. }
  479. return ret;
  480. }
  481. esp_err_t gpio_wakeup_disable(gpio_num_t gpio_num)
  482. {
  483. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  484. esp_err_t ret = ESP_OK;
  485. #if SOC_RTCIO_WAKE_SUPPORTED
  486. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  487. ret = rtc_gpio_wakeup_disable(gpio_num);
  488. }
  489. #endif
  490. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  491. gpio_hal_wakeup_disable(gpio_context.gpio_hal, gpio_num);
  492. #if SOC_GPIO_SUPPORT_SLP_SWITCH && CONFIG_ESP32C3_LIGHTSLEEP_GPIO_RESET_WORKAROUND
  493. gpio_hal_sleep_sel_en(gpio_context.gpio_hal, gpio_num);
  494. #endif
  495. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  496. return ret;
  497. }
  498. esp_err_t gpio_set_drive_capability(gpio_num_t gpio_num, gpio_drive_cap_t strength)
  499. {
  500. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  501. GPIO_CHECK(strength < GPIO_DRIVE_CAP_MAX, "GPIO drive capability error", ESP_ERR_INVALID_ARG);
  502. esp_err_t ret = ESP_OK;
  503. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  504. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  505. gpio_hal_set_drive_capability(gpio_context.gpio_hal, gpio_num, strength);
  506. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  507. } else {
  508. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  509. ret = rtc_gpio_set_drive_capability(gpio_num, strength);
  510. #else
  511. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  512. #endif
  513. }
  514. return ret;
  515. }
  516. esp_err_t gpio_get_drive_capability(gpio_num_t gpio_num, gpio_drive_cap_t *strength)
  517. {
  518. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  519. GPIO_CHECK(strength != NULL, "GPIO drive capability pointer error", ESP_ERR_INVALID_ARG);
  520. esp_err_t ret = ESP_OK;
  521. if (!rtc_gpio_is_valid_gpio(gpio_num) || SOC_GPIO_SUPPORT_RTC_INDEPENDENT) {
  522. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  523. gpio_hal_get_drive_capability(gpio_context.gpio_hal, gpio_num, strength);
  524. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  525. } else {
  526. #if SOC_RTCIO_INPUT_OUTPUT_SUPPORTED
  527. ret = rtc_gpio_get_drive_capability(gpio_num, strength);
  528. #else
  529. abort(); // This should be eliminated as unreachable, unless a programming error has occured
  530. #endif
  531. }
  532. return ret;
  533. }
  534. esp_err_t gpio_hold_en(gpio_num_t gpio_num)
  535. {
  536. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "Only output-capable GPIO support this function", ESP_ERR_NOT_SUPPORTED);
  537. int ret = ESP_OK;
  538. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  539. #if SOC_RTCIO_HOLD_SUPPORTED
  540. ret = rtc_gpio_hold_en(gpio_num);
  541. #endif
  542. } else if (GPIO_HOLD_MASK[gpio_num]) {
  543. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  544. gpio_hal_hold_en(gpio_context.gpio_hal, gpio_num);
  545. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  546. } else {
  547. ret = ESP_ERR_NOT_SUPPORTED;
  548. }
  549. return ret;
  550. }
  551. esp_err_t gpio_hold_dis(gpio_num_t gpio_num)
  552. {
  553. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "Only output-capable GPIO support this function", ESP_ERR_NOT_SUPPORTED);
  554. int ret = ESP_OK;
  555. if (rtc_gpio_is_valid_gpio(gpio_num)) {
  556. #if SOC_RTCIO_HOLD_SUPPORTED
  557. ret = rtc_gpio_hold_dis(gpio_num);
  558. #endif
  559. }else if (GPIO_HOLD_MASK[gpio_num]) {
  560. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  561. gpio_hal_hold_dis(gpio_context.gpio_hal, gpio_num);
  562. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  563. } else {
  564. ret = ESP_ERR_NOT_SUPPORTED;
  565. }
  566. return ret;
  567. }
  568. void gpio_deep_sleep_hold_en(void)
  569. {
  570. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  571. gpio_hal_deep_sleep_hold_en(gpio_context.gpio_hal);
  572. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  573. }
  574. void gpio_deep_sleep_hold_dis(void)
  575. {
  576. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  577. gpio_hal_deep_sleep_hold_dis(gpio_context.gpio_hal);
  578. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  579. }
  580. #if SOC_GPIO_SUPPORT_FORCE_HOLD
  581. esp_err_t gpio_force_hold_all()
  582. {
  583. #if SOC_RTCIO_HOLD_SUPPORTED
  584. rtc_gpio_force_hold_all();
  585. #endif
  586. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  587. gpio_hal_force_hold_all(gpio_context.gpio_hal);
  588. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  589. return ESP_OK;
  590. }
  591. esp_err_t gpio_force_unhold_all()
  592. {
  593. #if SOC_RTCIO_HOLD_SUPPORTED
  594. rtc_gpio_force_hold_dis_all();
  595. #endif
  596. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  597. gpio_hal_force_unhold_all();
  598. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  599. return ESP_OK;
  600. }
  601. #endif
  602. void gpio_iomux_in(uint32_t gpio, uint32_t signal_idx)
  603. {
  604. gpio_hal_iomux_in(gpio_context.gpio_hal, gpio, signal_idx);
  605. }
  606. void gpio_iomux_out(uint8_t gpio_num, int func, bool oen_inv)
  607. {
  608. gpio_hal_iomux_out(gpio_context.gpio_hal, gpio_num, func, (uint32_t)oen_inv);
  609. }
  610. #if SOC_GPIO_SUPPORT_SLP_SWITCH
  611. static esp_err_t gpio_sleep_pullup_en(gpio_num_t gpio_num)
  612. {
  613. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  614. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  615. gpio_hal_sleep_pullup_en(gpio_context.gpio_hal, gpio_num);
  616. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  617. return ESP_OK;
  618. }
  619. static esp_err_t gpio_sleep_pullup_dis(gpio_num_t gpio_num)
  620. {
  621. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  622. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  623. gpio_hal_sleep_pullup_dis(gpio_context.gpio_hal, gpio_num);
  624. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  625. return ESP_OK;
  626. }
  627. static esp_err_t gpio_sleep_pulldown_en(gpio_num_t gpio_num)
  628. {
  629. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  630. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  631. gpio_hal_sleep_pulldown_en(gpio_context.gpio_hal, gpio_num);
  632. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  633. return ESP_OK;
  634. }
  635. static esp_err_t gpio_sleep_pulldown_dis(gpio_num_t gpio_num)
  636. {
  637. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  638. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  639. gpio_hal_sleep_pulldown_dis(gpio_context.gpio_hal, gpio_num);
  640. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  641. return ESP_OK;
  642. }
  643. static esp_err_t gpio_sleep_input_disable(gpio_num_t gpio_num)
  644. {
  645. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  646. gpio_hal_sleep_input_disable(gpio_context.gpio_hal, gpio_num);
  647. return ESP_OK;
  648. }
  649. static esp_err_t gpio_sleep_input_enable(gpio_num_t gpio_num)
  650. {
  651. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  652. gpio_hal_sleep_input_enable(gpio_context.gpio_hal, gpio_num);
  653. return ESP_OK;
  654. }
  655. static esp_err_t gpio_sleep_output_disable(gpio_num_t gpio_num)
  656. {
  657. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  658. gpio_hal_sleep_output_disable(gpio_context.gpio_hal, gpio_num);
  659. return ESP_OK;
  660. }
  661. static esp_err_t gpio_sleep_output_enable(gpio_num_t gpio_num)
  662. {
  663. GPIO_CHECK(GPIO_IS_VALID_OUTPUT_GPIO(gpio_num), "GPIO output gpio_num error", ESP_ERR_INVALID_ARG);
  664. gpio_hal_sleep_output_enable(gpio_context.gpio_hal, gpio_num);
  665. return ESP_OK;
  666. }
  667. esp_err_t gpio_sleep_set_direction(gpio_num_t gpio_num, gpio_mode_t mode)
  668. {
  669. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  670. if ((GPIO_IS_VALID_OUTPUT_GPIO(gpio_num) != true) && (mode & GPIO_MODE_DEF_OUTPUT)) {
  671. ESP_LOGE(GPIO_TAG, "io_num=%d can only be input", gpio_num);
  672. return ESP_ERR_INVALID_ARG;
  673. }
  674. esp_err_t ret = ESP_OK;
  675. if (mode & GPIO_MODE_DEF_INPUT) {
  676. gpio_sleep_input_enable(gpio_num);
  677. } else {
  678. gpio_sleep_input_disable(gpio_num);
  679. }
  680. if (mode & GPIO_MODE_DEF_OUTPUT) {
  681. gpio_sleep_output_enable(gpio_num);
  682. } else {
  683. gpio_sleep_output_disable(gpio_num);
  684. }
  685. return ret;
  686. }
  687. esp_err_t gpio_sleep_set_pull_mode(gpio_num_t gpio_num, gpio_pull_mode_t pull)
  688. {
  689. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  690. GPIO_CHECK(pull <= GPIO_FLOATING, "GPIO pull mode error", ESP_ERR_INVALID_ARG);
  691. esp_err_t ret = ESP_OK;
  692. switch (pull) {
  693. case GPIO_PULLUP_ONLY:
  694. gpio_sleep_pulldown_dis(gpio_num);
  695. gpio_sleep_pullup_en(gpio_num);
  696. break;
  697. case GPIO_PULLDOWN_ONLY:
  698. gpio_sleep_pulldown_en(gpio_num);
  699. gpio_sleep_pullup_dis(gpio_num);
  700. break;
  701. case GPIO_PULLUP_PULLDOWN:
  702. gpio_sleep_pulldown_en(gpio_num);
  703. gpio_sleep_pullup_en(gpio_num);
  704. break;
  705. case GPIO_FLOATING:
  706. gpio_sleep_pulldown_dis(gpio_num);
  707. gpio_sleep_pullup_dis(gpio_num);
  708. break;
  709. default:
  710. ESP_LOGE(GPIO_TAG, "Unknown pull up/down mode,gpio_num=%u,pull=%u", gpio_num, pull);
  711. ret = ESP_ERR_INVALID_ARG;
  712. break;
  713. }
  714. return ret;
  715. }
  716. esp_err_t gpio_sleep_sel_en(gpio_num_t gpio_num)
  717. {
  718. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  719. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  720. gpio_hal_sleep_sel_en(gpio_context.gpio_hal, gpio_num);
  721. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  722. return ESP_OK;
  723. }
  724. esp_err_t gpio_sleep_sel_dis(gpio_num_t gpio_num)
  725. {
  726. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  727. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  728. gpio_hal_sleep_sel_dis(gpio_context.gpio_hal, gpio_num);
  729. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  730. return ESP_OK;
  731. }
  732. #if CONFIG_GPIO_ESP32_SUPPORT_SWITCH_SLP_PULL
  733. esp_err_t gpio_sleep_pupd_config_apply(gpio_num_t gpio_num)
  734. {
  735. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  736. gpio_hal_sleep_pupd_config_apply(gpio_context.gpio_hal, gpio_num);
  737. return ESP_OK;
  738. }
  739. esp_err_t gpio_sleep_pupd_config_unapply(gpio_num_t gpio_num)
  740. {
  741. GPIO_CHECK(GPIO_IS_VALID_GPIO(gpio_num), "GPIO number error", ESP_ERR_INVALID_ARG);
  742. gpio_hal_sleep_pupd_config_unapply(gpio_context.gpio_hal, gpio_num);
  743. return ESP_OK;
  744. }
  745. #endif // CONFIG_GPIO_ESP32_SUPPORT_SWITCH_SLP_PULL
  746. #endif // SOC_GPIO_SUPPORT_SLP_SWITCH
  747. #if SOC_GPIO_SUPPORT_DEEPSLEEP_WAKEUP
  748. esp_err_t gpio_deep_sleep_wakeup_enable(gpio_num_t gpio_num, gpio_int_type_t intr_type)
  749. {
  750. if (!gpio_hal_is_valid_deepsleep_wakeup_gpio(gpio_num)) {
  751. ESP_LOGE(GPIO_TAG, "GPIO %d does not support deep sleep wakeup", gpio_num);
  752. return ESP_ERR_INVALID_ARG;
  753. }
  754. if ((intr_type != GPIO_INTR_LOW_LEVEL) && (intr_type != GPIO_INTR_HIGH_LEVEL)) {
  755. ESP_LOGE(GPIO_TAG, "GPIO wakeup only supports level mode, but edge mode set. gpio_num:%u", gpio_num);
  756. return ESP_ERR_INVALID_ARG;
  757. }
  758. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  759. gpio_hal_deepsleep_wakeup_enable(gpio_context.gpio_hal, gpio_num, intr_type);
  760. #if SOC_GPIO_SUPPORT_SLP_SWITCH && CONFIG_ESP32C3_LIGHTSLEEP_GPIO_RESET_WORKAROUND
  761. gpio_hal_sleep_sel_dis(gpio_context.gpio_hal, gpio_num);
  762. #endif
  763. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  764. return ESP_OK;
  765. }
  766. esp_err_t gpio_deep_sleep_wakeup_disable(gpio_num_t gpio_num)
  767. {
  768. if (!gpio_hal_is_valid_deepsleep_wakeup_gpio(gpio_num)) {
  769. ESP_LOGE(GPIO_TAG, "GPIO %d does not support deep sleep wakeup", gpio_num);
  770. return ESP_ERR_INVALID_ARG;
  771. }
  772. portENTER_CRITICAL(&gpio_context.gpio_spinlock);
  773. gpio_hal_deepsleep_wakeup_disable(gpio_context.gpio_hal, gpio_num);
  774. #if SOC_GPIO_SUPPORT_SLP_SWITCH && CONFIG_ESP32C3_LIGHTSLEEP_GPIO_RESET_WORKAROUND
  775. gpio_hal_sleep_sel_en(gpio_context.gpio_hal, gpio_num);
  776. #endif
  777. portEXIT_CRITICAL(&gpio_context.gpio_spinlock);
  778. return ESP_OK;
  779. }
  780. #endif // SOC_GPIO_SUPPORT_DEEPSLEEP_WAKEUP